Dcpc116083330 发表于 2025-11-24 16:14 层主的意思你绕线的间距设置的调小,在信号传输的过程中,铜线间距太小会信号耦合导致实际时序并没有等序 |
Trunktren 发表于 2025-11-24 16:027 H* o' Y, M1 f) b9 Z. b' ^3 [ 找到问题了。我ben蛋了 2 b2 d- `- Z9 ]" { |
小小子 发表于 2025-11-24 15:55 找到原因了,我蠢了。。GND02铺了两层。我是傻瓜 |
Trunktren 发表于 2025-11-24 16:02 佬,我做了相对延迟设置。误差根据时钟线和数据线,组间组内分别做了5mil,50mil的误差设置( 应该能避免大部分不等时的问题了 |
| 给你提一点layout建议,感觉你绕线间距都太小了,可能会等长不等时哦。 |
| GND5的铜箔铺了吗? |
| 顶顶顶顶顶顶 |
Dcpc0874891b8 发表于 2025-11-22 20:46$ z) W* ]9 ^6 J: n( g* B# a 层叠一开始就设置好了。问题是同一条线,在在TOP层或者SIG04层都是好的,一进入BOTTOM层就开始高阻抗。哎。6 `5 l( q. o% r y |
| 会不会是层叠没设置好? |
| 顶一下顶一下 |
/1
关于我们|手机版|EDA365电子论坛网 ( 粤ICP备18020198号-1 )
GMT+8, 2026-4-18 12:52 , Processed in 0.109375 second(s), 31 queries , Gzip On.
地址:深圳市南山区科技生态园2栋A座805 电话:19926409050