找回密码
 注册
关于网站域名变更的通知

DDR2的时钟线要不要加如下图的Termination Resistor

查看数: 1401 | 评论数: 11 | 收藏 2
关灯 | 提示:支持键盘翻页<-左 右->
    组图打开中,请稍候......
发布时间: 2012-8-26 12:43

正文摘要:

DDR2的时钟线要不要加如下图的Termination Resistor,看美光的资料上说要加(图中的R=100欧),但是发现很多板子上没加。如下图:

回复

ghtxgf 发表于 2012-9-4 15:04
嗯,加了好
lxizj 发表于 2012-9-3 15:40
蛮留着吧,DDR走T型拓扑的,分支又比较长时候,有时候会用到这个电阻,可以改善信号波形

点评

支持!: 0.0
支持!: 0
  发表于 2012-9-3 23:39
l1454828 发表于 2012-9-3 10:55
在dimm条的JEDEC标准中是要加的,但是如果你只带了一个颗粒或者走线很短或者没有阻抗变化,就可以不加。
willyeing 发表于 2012-9-3 09:21
可以不焊接,但是要预留,防止有的芯片在ddr clk的输入pin之间没有在芯片内部做上这个电阻,不过一般芯片都会有。嘿嘿预留是有很多好处的,即使里面有了,外面加这个电阻也很有效。
Lecky 发表于 2012-9-3 08:57
分离点是阻抗变换的地方,在那里挂一个同特性阻抗值相同的负载,减小反射
chenlinfeng88 发表于 2012-9-3 07:27
Lecky 发表于 2012-8-27 08:39
+ R4 U6 S6 W3 L4 s* S1 c0 w可加可不加,如果分支比较短,DDR的速率又不是很高,不加影响也不大。主要是分离点阻抗匹配使用,如果不加的 ...
7 s) _" u+ X5 b9 x( z
这个电阻如何进行分离点阻抗匹配?
qsliu 发表于 2012-9-2 23:48
学习了
Lecky 发表于 2012-8-27 08:39
可加可不加,如果分支比较短,DDR的速率又不是很高,不加影响也不大。主要是分离点阻抗匹配使用,如果不加的话,信号质量会差点。
chenlinfeng88 发表于 2012-8-27 07:34
part99 发表于 2012-8-27 00:41
' Q% r* P% K4 {3 Q" T2 Y  x# ?当然要加,差分信号就是靠这个电阻的电压差来识别0和1的。
  h1 A4 o% ?& L9 w9 o/ R
但是我发现论坛上很多设计的DDR的板子都没有加。。
part99 发表于 2012-8-27 00:41
当然要加,差分信号就是靠这个电阻的电压差来识别0和1的。
qingtian52014 发表于 2012-8-26 20:11
可以预留
关闭

推荐内容上一条 /1 下一条

EDA365公众号

关于我们|手机版|EDA365电子论坛网 ( 粤ICP备18020198号-1 )

GMT+8, 2025-11-23 02:57 , Processed in 0.171875 second(s), 30 queries , Gzip On.

深圳市墨知创新科技有限公司

地址:深圳市南山区科技生态园2栋A座805 电话:19926409050

快速回复 返回顶部 返回列表