| 1对PCIE的仿真是咋设的 |
| 插损和回损是波峰波谷匹配的,你这边回损出现中间一段非常之高,可能是stub或者是其他阻抗不匹配的因素让回损变高,即能量突然回传了,导致回损恶化, |
| via需要优化,这个topology都没有,很难说 |
| 过孔阻抗、残桩、信号回流都有可能 |
shshsxdxdxd 发表于 2023-8-24 09:585 ]7 ~1 B5 S0 C& F1 x6 W 电容 220NF 孔是8-16 板厚1.6的 |
|
这我也遇到过,是寄生电感和PCB设计导致的。 |
| 第一,差分对 P/N skew;第二,阻抗不连续,过孔没优化好;第三,stub过长引起; |
| 过孔影响的吧 |
/1
关于我们|手机版|EDA365电子论坛网 ( 粤ICP备18020198号-1 )
GMT+8, 2026-4-18 21:36 , Processed in 0.109375 second(s), 29 queries , Gzip On.
地址:深圳市南山区科技生态园2栋A座805 电话:19926409050