找回密码
 注册
关于网站域名变更的通知

PCIE仿真

查看数: 1065 | 评论数: 9 | 收藏 0
关灯 | 提示:支持键盘翻页<-左 右->
    组图打开中,请稍候......
发布时间: 2023-8-23 17:30

正文摘要:

请问下大家有没有遇到过这种情况啊,PCIE过电容后打了过孔,插损回损参数有谐振,这种情况大概率会是什么影响带来的啊

回复

出入仿真江湖 发表于 2024-3-18 14:00
1对PCIE的仿真是咋设的
shshsxdxdxd 发表于 2023-9-15 15:51
插损和回损是波峰波谷匹配的,你这边回损出现中间一段非常之高,可能是stub或者是其他阻抗不匹配的因素让回损变高,即能量突然回传了,导致回损恶化,
fbish 发表于 2023-9-6 11:30
via需要优化,这个topology都没有,很难说
dzkcool 发表于 2023-8-24 11:44
过孔阻抗、残桩、信号回流都有可能
邓阿斌 发表于 2023-8-24 11:20
shshsxdxdxd 发表于 2023-8-24 09:585 ]7 ~1 B5 S0 C& F1 x6 W
电容与过孔寄生电感谐振了?电容多大
* @0 B% g# a. J: q
电容 220NF   孔是8-16   板厚1.6的
/ C8 n+ }. m% H9 f( x
6940 发表于 2023-8-24 10:03
这我也遇到过,是寄生电感和PCB设计导致的。
+ @2 D0 y+ O! Z& K) w* `
shshsxdxdxd 发表于 2023-8-24 09:58
电容与过孔寄生电感谐振了?电容多大

点评

电容 220NF 孔是8-16 板厚1.6的  详情 回复 发表于 2023-8-24 11:20
hhh虎次郎 发表于 2023-8-23 19:06
第一,差分对 P/N skew;第二,阻抗不连续,过孔没优化好;第三,stub过长引起;
yangjinxing521 发表于 2023-8-23 17:33
过孔影响的吧
关闭

推荐内容上一条 /1 下一条

EDA365公众号

关于我们|手机版|EDA365电子论坛网 ( 粤ICP备18020198号-1 )

GMT+8, 2026-4-18 21:36 , Processed in 0.109375 second(s), 29 queries , Gzip On.

深圳市墨知创新科技有限公司

地址:深圳市南山区科技生态园2栋A座805 电话:19926409050

快速回复 返回顶部 返回列表