aarom 发表于 2023-7-17 22:080 m' ^% z9 ~: \* M- m- V! V 他这电路是第一个10K上拉到3.3V,然后第一位跟第二位中间串接10K,第二位到第三位中间也串接10K,第三位到第四位中间串接10K,第4位再上拉到3.3V |
aarom 发表于 2023-7-18 10:41 明白了,谢老兄。第一次看这种电阻。之前用的都是独立电阻的,以为是独立电阻的电路就一直想不通,哈哈# y! T' J* j; p2 }4 r |
aarom 发表于 2023-7-18 09:12 好的,谢谢 |
| 左边一排引脚应该是某型号处理器的IO口,首先你提的问题有错,不是因为拨码开关加上拉电阻,是因为要给处理器的IO口加上拉电阻,使其默认为高电平,一个是防止信号误触发,二是IO口加上拉电阻,可以提高其驱动电流 |
chenlaipi 发表于 2023-7-18 14:10 OK ![]() |
| 上拉作用吧 |
|
两个作用& a% A# `% Z7 b8 T 1. 限流。如果不接此电阻,拨码开关闭合时电源对地短路; 2. 上拉。避免浮空而受到干扰,为空闲状态下的IO提供一个稳定的电平信号。 |
| 没有信号的时候防止误动作 |
aarom 发表于 2023-7-17 22:08 排阻的前后都上拉到3.3V是啥意思 |
| xuexi le |
/1
关于我们|手机版|EDA365电子论坛网 ( 粤ICP备18020198号-1 )
GMT+8, 2025-11-22 04:44 , Processed in 0.171875 second(s), 31 queries , Gzip On.
地址:深圳市南山区科技生态园2栋A座805 电话:19926409050