| Max4427的VDD需要滤波接0.1uf和4.7uf |
| 减小R14R15阻值试试看,测量下芯片输出信号幅度,是否有输出电压. |
| TLP2630是两组光耦,输入端2、3脚要加限流电阻吧;还有TLP2630的输出是开集电极输出的,所以输出端6、7脚也要加上拉电阻。供参考。 |
| ①、去点R11;②、TLP2630是OC输出,pin6、pin7加上拉电阻;③如果是为了增大输出极驱动电路,R14、R15的意义何在?④如果为了隔离,U5电压也取5V意义何在?(岂不是DSP或FPGA的PWM直接驱动MOS管,成本可降很多) |
/1
关于我们|手机版|EDA365电子论坛网 ( 粤ICP备18020198号-1 )
GMT+8, 2025-11-22 15:50 , Processed in 0.156250 second(s), 28 queries , Gzip On.
地址:深圳市南山区科技生态园2栋A座805 电话:19926409050