本帖最后由 风吹过后 于 2023-1-28 09:45 编辑 + b1 X" a6 b0 `# v* X 2 G- @: |1 B0 d$ Callegro相同封装place_bound_top重叠会报DRC错误,但是不同封装不报DRC错误,是什么原因?请教大佬们不吝赐教! 6 N0 @ ...
查看 »
关于我们|手机版|EDA365电子论坛网 ( 粤ICP备18020198号-1 )
GMT+8, 2025-11-24 11:56 , Processed in 0.187500 second(s), 28 queries , Gzip On.
深圳市墨知创新科技有限公司
地址:深圳市南山区科技生态园2栋A座805 电话:19926409050