找回密码
 注册
关于网站域名变更的通知

结电容、势垒电容,在高频的时候有什么影响?怎么去解决?

查看数: 1566 | 评论数: 4 | 收藏 0
关灯 | 提示:支持键盘翻页<-左 右->
    组图打开中,请稍候......
发布时间: 2011-12-15 17:32

正文摘要:

本帖最后由 雙魚Fei 于 2011-12-15 17:35 编辑   H% n' r% Q( v( N9 n1 W- g- l8 J+ l% F4 }) X$ W 结电容、势垒电容,在高频的时候有什么影响?请有经验的设计工程师,能通俗的讲解一下!对于结电容 ...

回复

雙魚Fei 发表于 2011-12-16 10:01
jomvee 发表于 2011-12-16 08:34
# K2 e, o4 U- {. F' e6 d电容由于存在寄生电感、电阻,存在谐振频率,谐振频率之上电容表现出电感特性。频域呈阻抗直线上升趋势。所 ...

; m. j# o' m& n% P9 U哦 请问大师如何解决呢?
jomvee 发表于 2011-12-16 08:34
电容由于存在寄生电感、电阻,存在谐振频率,谐振频率之上电容表现出电感特性。频域呈阻抗直线上升趋势。所以高频时它对电路有影响。
雙魚Fei 发表于 2011-12-15 17:52
研究森!本科森!砖家!都来谈一下自己的见解啊!
雙魚Fei 发表于 2011-12-15 17:46
顶啊 !别沉了!还未解决问题就沉了!
关闭

推荐内容上一条 /1 下一条

EDA365公众号

关于我们|手机版|EDA365电子论坛网 ( 粤ICP备18020198号-1 )

GMT+8, 2026-4-18 20:30 , Processed in 0.093750 second(s), 29 queries , Gzip On.

深圳市墨知创新科技有限公司

地址:深圳市南山区科技生态园2栋A座805 电话:19926409050

快速回复 返回顶部 返回列表