找回密码
 注册
关于网站域名变更的通知

3.3v的器件仿真时电平跳到7v,是哪里出错了?

查看数: 1635 | 评论数: 10 | 收藏 0
关灯 | 提示:支持键盘翻页<-左 右->
    组图打开中,请稍候......
发布时间: 2011-10-18 13:23

正文摘要:

本帖最后由 xieyifu 于 2011-10-18 13:25 编辑 4 x' O2 \% {1 B2 ]8 I. z% I! _9 ?/ s- X+ F7 c; n' ~ 我刚接触到仿真,就把我刚画完的pcb图仿真,ARM9架构,sdram和flash都是3.3v供电。下面是我仿真数据总线中 ...

回复

lei0 发表于 2011-11-12 20:44
瞅瞅
sdody 发表于 2011-10-19 10:06
如果J2.11是一个排针插座,可设为开路:
0 B3 r0 m3 ]5 x7 O1 ]1. 菜单点击 Models>Assign Models by Values/Reference Designator5 L+ e/ B7 l0 s' o8 {% O( P5 j
2. 选/找 J2. 在Model/value to insert 选open.mod. 击 Assign Model' \6 [6 v3 ~3 x  L- x
仿真结果应该和用IC Model不会差很大。 / n$ K5 _' g2 E0 I5 `  M  i* S

  b# \0 f9 E2 [1 ~4 t/ c: s这样就应该圆满成功了。
xieyifu 发表于 2011-10-19 09:41
sdody 发表于 2011-10-19 09:29   T  j" U# E$ I* Y) O9 ?* P
仿真设定有几个问题:9 I* S  |1 q, A! P1 W9 `
1。J2.11, U2.43, U3.11 同时为 Output.  在同一条 Net, 只可能有一个Output, 但可 ...
. W3 ?- a( o5 e9 Y% @& b
J2.11是一个排针插座,系统默认的好像是IC,我就随系统一起设成IC。
" `) b( U6 C* u8 O8 A$ b4 K1 e输入,输出我已经改过来了 和刚才的波形查不多。
$ Z4 Y' ]8 D9 }4 [6 v2 q
sdody 发表于 2011-10-19 09:29
xieyifu 发表于 2011-10-19 09:03 5 x8 \4 D3 }! Z3 O3 f( E
大侠 按照你说的出来的图" t9 ^5 U" J, d) e% _

  ~# a0 l, L( v% c3 y昨天我按照原理图把电阻参数设置了一变 出来的图
6 M  A: M( S3 O# q/ w' M
仿真设定有几个问题:
% F6 D7 b, B3 n3 a6 m1。J2.11, U2.43, U3.11 同时为 Output.  在同一条 Net, 只可能有一个Output, 但可有多个Input.
8 C' b: m' P3 t7 u2.  J2.11 应该不是IC 吧?为何Model设为CMOS 3.3V Fast?
sdody 发表于 2011-10-18 23:26
xieyifu 发表于 2011-10-18 14:43 ( L0 o9 c% @; F( m. P" G
接上去了 但波形还是没有任何改变。
9 F( U4 {& W7 Y$ y4 L
在Hyperlynx菜单, 击 Export -> Net to -> Free-Form Schematics
* B. o( M- Z- a9 l0 j击 Export/ `0 e; W5 |4 u; Y* J- p4 D
会开一个新窗口 (Free Form Schematics).  给我 Free Form Schematics 电路图让我看看问题.& Y2 B' p8 {" s: Y/ t0 p& _
xieyifu 发表于 2011-10-18 14:43
sdody 发表于 2011-10-18 13:56
9 h) J* b, W" ^R19.2 和 R20.1 接到哪? 红线(R19.1/R20.2) 对Hyperlynx 来说是 Open/not terminated.  造成反射。

1 a9 ?5 l" P7 m  d% b接上去了 但波形还是没有任何改变。
sdody 发表于 2011-10-18 13:56
xieyifu 发表于 2011-10-18 13:33 ) i& T: b# V0 C  r2 o! [
那我这个应该就是全反射了,但是我板子的实物功能是好的,那里出现了错误呢 ,求指导。

- t" J. O8 r5 B1 Z: y1 bR19.2 和 R20.1 接到哪? 红线(R19.1/R20.2) 对Hyperlynx 来说是 Open/not terminated.  造成反射。
xieyifu 发表于 2011-10-18 13:33
willyeing 发表于 2011-10-18 13:28 # w6 V4 d) k5 o$ w7 Z2 M- C
正常全反射的话应该有6.6v
: F' a" l0 Z4 L( k3 S6 _5 ]
那我这个应该就是全反射了,但是我板子的实物功能是好的,那里出现了错误呢 ,求指导。
willyeing 发表于 2011-10-18 13:28
正常全反射的话应该有6.6v
关闭

推荐内容上一条 /1 下一条

EDA365公众号

关于我们|手机版|EDA365电子论坛网 ( 粤ICP备18020198号-1 )

GMT+8, 2025-11-22 19:27 , Processed in 0.156250 second(s), 29 queries , Gzip On.

深圳市墨知创新科技有限公司

地址:深圳市南山区科技生态园2栋A座805 电话:19926409050

快速回复 返回顶部 返回列表