找回密码
 注册
关于网站域名变更的通知

systemSI DDR仿真时参考时钟自动偏移

查看数: 908 | 评论数: 2 | 收藏 0
关灯 | 提示:支持键盘翻页<-左 右->
    组图打开中,请稍候......
发布时间: 2021-1-29 09:26

正文摘要:

使用systemSI进行DDR仿真时,[url=]Worst Case Setup/Hold Condition 的结果中显示:[/url] TimingRef was shifted right by 500.501ps from the simulated position for the Worst Case Hold Condition.在[url=]Bes ...

回复

blue822180 发表于 2022-3-25 16:56
请问,您在仿真DDR的时候,在控制芯片内是否添加电源部分?还是您仿真就是主芯片加上内存颗粒
关闭

推荐内容上一条 /1 下一条

EDA365公众号

关于我们|手机版|EDA365电子论坛网 ( 粤ICP备18020198号-1 )

GMT+8, 2025-11-22 23:47 , Processed in 0.218750 second(s), 28 queries , Gzip On.

深圳市墨知创新科技有限公司

地址:深圳市南山区科技生态园2栋A座805 电话:19926409050

快速回复 返回顶部 返回列表