找回密码
 注册
关于网站域名变更的通知

怎么滤除图中窄的那个脉冲信号。急等。。。

查看数: 1907 | 评论数: 9 | 收藏 0
关灯 | 提示:支持键盘翻页<-左 右->
    组图打开中,请稍候......
发布时间: 2011-3-27 00:44

正文摘要:

如图,我是两个脉冲叠加成的,一个脉冲周期为20US,占空比为50%,窄的脉冲周期也是20US,占空比为5%,后者延迟11US。现在我是想把这这个波形中的窄的那个脉冲完全滤除掉,输出波形就是和我前一个波形一样,周期2 ...

回复

zhengzheng 发表于 2011-3-30 12:20
TTL,问题是我不知道那个窄的脉冲具体出现在什么位置。
rogetxu 发表于 2011-3-29 19:42
你能用TTL OR CMOS logic 吗?
zhengzheng 发表于 2011-3-29 16:13
改变RC的放电回路,调整RC的充放电时间,比较器加了迟滞回路,也就是有了6楼说的舒密特特性,占空比算是调的很接近50%了,7楼有什么更好的办法吗??说的详细点啊,谢了,呵呵
rogetxu 发表于 2011-3-28 18:59
用RC,和施密特电路整形有时延,脉冲宽度不对。3 [; c# Z% y: U4 C6 |3 `& M
这个电路可以简单的利用下降沿延时屏蔽后面的窄脉冲。
jacklee_47pn 发表于 2011-3-27 20:35
實際要不斷的試驗, 調整RC時間長數, 然後再調整舒密特的電壓. 原理如附圖.  PS:此圖是反向舒密特輸出.

RC.JPG (57.46 KB, 下载次数: 8)

RC.JPG
zhengzheng 发表于 2011-3-27 20:12
三楼的能不能说的详细一点啊??我开始也试着用74HC14做了一下,完全不行啊。。。
zhengzheng 发表于 2011-3-27 20:09
输入正常就应该是周期20US,占空比50%,但是不正常的时候就会出现如图那样一个窄的脉冲,现在就是想要把它去掉,输出还是20US,占空比50%。图上是我仿真软件模拟的一个带干扰的输入信号。那个窄的脉冲有1US的时间。
jacklee_47pn 发表于 2011-3-27 16:57
本帖最后由 jacklee_47pn 于 2011-3-27 16:59 编辑 : f3 @% n, {% \2 O
# U/ f, z$ ?$ Z/ w1 ]
理論上RC后面要接舒密特觸發(Schmitt Triggers) 電路,不是比较器.  這個舒密特觸發電路要能調Voltage trigger high 和Voltage trigger low, 這樣子相位會稍微偏移,但是占空比應該還是正確的.
rogetxu 发表于 2011-3-27 15:36
如脉冲周期,占空比已知固定。这个简单。
; X; T& Q& U. J0 Q. D# g0 I3 e# i. K将具体要求画出?输入,输出要求的波形?
关闭

推荐内容上一条 /1 下一条

EDA365公众号

关于我们|手机版|EDA365电子论坛网 ( 粤ICP备18020198号-1 )

GMT+8, 2025-11-23 00:24 , Processed in 0.171875 second(s), 29 queries , Gzip On.

深圳市墨知创新科技有限公司

地址:深圳市南山区科技生态园2栋A座805 电话:19926409050

快速回复 返回顶部 返回列表