找回密码
 注册
关于网站域名变更的通知

speed2000DDR仿真波形不正常

查看数: 1350 | 评论数: 6 | 收藏 0
关灯 | 提示:支持键盘翻页<-左 右->
    组图打开中,请稍候......
发布时间: 2020-12-3 17:21

正文摘要:

用SPEED2000仿真DDR4的波形,地址线和CLK线看起来还行,但是data和DQS波形就不正常了,幅度太大。同样的板子用systemSI仿真了一遍,结果也一样。是我哪里设置的不对啊,求助。 . b! V( y, T1 k( V

回复

回忆是老fsaer 发表于 2021-6-25 13:36
感谢,学习了。
hyxs714154 发表于 2020-12-5 12:29
keepwalking 发表于 2020-12-4 15:29
+ Z. D  s! K5 H' e  a$ e昨天只试了没有ODT与40R odt的情况。刚试了240R odt,结果已经符合AC100/DC75门限电平了。多谢阿杜老师与楼 ...

1 h; r# x' I+ T# {! U" dODT越大幅度越大% i2 f% q0 T7 m
钓鳌牧马 发表于 2020-12-4 10:39
dzkcool 发表于 2020-12-4 09:11
调整odt看看,可以把文件发出来或者把设置截图出来,这样才能更准确的判断问题所在。
zhangyihua51 发表于 2020-12-3 22:05
:):):)
关闭

推荐内容上一条 /1 下一条

EDA365公众号

关于我们|手机版|EDA365电子论坛网 ( 粤ICP备18020198号-1 )

GMT+8, 2025-11-22 03:59 , Processed in 0.156250 second(s), 29 queries , Gzip On.

深圳市墨知创新科技有限公司

地址:深圳市南山区科技生态园2栋A座805 电话:19926409050

快速回复 返回顶部 返回列表