指尖的流沙 发表于 2023-1-10 08:194 ?0 A: L+ ^0 h 是芯片的输入输出pin一般都挨着,不能这么走说不过去 |
| 这样的晶振是一个是输入,一个是反馈,而且这样的晶振频率都不高,如果是频率高的晶振会用有源的,差分线走的,自己的反馈都不能走自己下面,那这板子还咋画? |
初学滨 发表于 2020-9-27 09:11 我也是这么想的 ![]() |
| 一直这样处理,绕长了反而差,就近连接就近接地 |
|
本帖最后由 aspire132 于 2023-1-17 08:56 编辑 " H( T2 x5 a, E. u x'tal的下方不要走線 . G3 d# \; w6 j1 b" } 可能會讓系統產生未知的不穩定 給實際routing 範例- V1 f: ?9 G, P C:\Users\Ian.Tang\Desktop |
走自已的线让别人说去吧![]() |
| 可以走自己的线,但一定要记得包地 |
|
本帖最后由 超級狗 于 2022-8-1 19:02 编辑 1 F" K* h: X. ]3 l9 j3 S8 w. r - \# F0 i( Q* P- V5 S, ~1 N 徵求兩種佈局方式的學理解釋! + \; s3 V1 l. ]* r 5 j! b- y q! j, K |
Crystal PCB Layout Solution 1.jpg (13.35 KB, 下载次数: 9)
Crystal PCB Layout Solution 2.jpg (10.8 KB, 下载次数: 7)
| 用的几十M的晶振,有这样子走过,没见出现过问题 |
| 一直这样画,晶振的走线不是越近越好吗,从外面绕不是更容易干扰和受干扰 |
/1
关于我们|手机版|EDA365电子论坛网 ( 粤ICP备18020198号-1 )
GMT+8, 2025-11-22 12:43 , Processed in 0.171875 second(s), 31 queries , Gzip On.
地址:深圳市南山区科技生态园2栋A座805 电话:19926409050