| 大佬,请问这最后有解决吗,想向你请教一下,我应该和你用的是同一种芯片,但是MODEL_NAME不知道怎么分配定义 |
| 好的,多谢! |
| 这个可以质询你们的硬件工程师,他们应该很清楚,DDR一般HSTL电平用来驱动! |
是的...删除前请备份好!![]() |
多谢版主,我先去试一下了,不懂可能还得请教了.![]() |
|
按照实际封装PIN数量,直接在IBIS模型里的[PIN]栏添加就OK了. 在把对应的管脚的模型附在对应的pin上.让后用candence调用就OK了.! x* B5 S [3 K4 }5 z
|
|
哈哈,多谢版主的回复,我说怎么就加载不上去呢!!! 再请教一下版主有没有相关的教程或是请您在这说说怎么改的呢? ![]() |
| FPGA的管脚是可以调的.所以对应的IBIS模型管脚数量和FPGA实际的管脚数量是不一致的.需要手动修改IBIS模型里的管脚数量. |
/1
关于我们|手机版|EDA365电子论坛网 ( 粤ICP备18020198号-1 )
GMT+8, 2025-11-22 17:16 , Processed in 0.140625 second(s), 28 queries , Gzip On.
地址:深圳市南山区科技生态园2栋A座805 电话:19926409050