学习了,不错的问题 |
| 在请教一下,将原理图的模块做成.lib的格式,调用以后,pcb模块(生成的.mdd)怎么复用啊! |
| 原理图中对外连接的网络需要使用PORT这种端口. |
|
总是提示这个问题,怎么解决啊? 最好能具体一点! |
2010-11-9 10-23-17.png (6.67 KB, 下载次数: 6)
期待回复![]() |
| 楼主:原理图中将一部分标准电路生成一个元件库,然后再从CIS中调用,怎么实现啊,有没有相关的文档 啊 |
|
xiexie |
| 貌似没听明白你的意思 |
|
谢谢楼上的,不过我要的不是楼上的那资料,楼上的那方法我已经会了,我现在是不在PCB中生成模块,只在原理图中将一部分标准电路生成一个元件库,然后再从CIS中调用,这里我也已经会了,问题是当我在一个原理图中,从CIS调用该模块时后,将该模块电路展开进行修改,并没有打开库中的电路,可是这时库中的电路也一样做了修改了,现在是在我修改调用的模块电路后,怎样使库中的电路不变呢? 语言表达得可能不是很明确,呵呵. |
发个资料看下
OrCad to Allegro Reuse Module.pdf
(132.88 KB, 下载次数: 70)
|
| 自已先顶一下,望高手指教. |
/1
关于我们|手机版|EDA365电子论坛网 ( 粤ICP备18020198号-1 )
GMT+8, 2025-11-22 02:40 , Processed in 0.171875 second(s), 30 queries , Gzip On.
地址:深圳市南山区科技生态园2栋A座805 电话:19926409050