|
| 学习一下,学习分享 |
oostilloo 发表于 2020-3-4 08:47 感谢大神 ,明白了,已经解决!& }% |* u1 s2 @) B) e |
marchera 发表于 2020-3-3 16:48, C4 F+ b& F% p3 w 你这个V/N的DRC是via list的错误,不是没有避让的DRC,你要看看CM管理器里面Physical规则中,要在允许的过孔封装中加入你现在使用的这个过孔 |
/ x) Z2 f. \8 G$ A) m, H3 Q3 m - D8 p5 j# `) \* x0 E0 z3 h |
oostilloo 发表于 2020-3-3 16:315 c1 I0 Q& z. D0 T# u2 C6 q) K. K9 { 好的,谢谢,我设置keepout区域,报DRC错误了,我试试您的方法,感谢! |
marchera 发表于 2020-3-3 15:54; g* L+ _. E) o5 q b" `. a* u# ^/ A3 ~ 不需要route keepout,设置好焊盘参数表中,default internal中antipad的值,铜箔会自动避让的4 D* D* N" m& I R |
qq371833846 发表于 2020-3-3 15:38 我明白您的意思,这根绿色的线是电源线,在网络表上是和pwr层连接的,怎么画过孔也会按照网络表和pwr层连接的,我解决了,我尝试在pwr层过孔附近绘制了route keepout,不知道可不可以% \* z; f( k5 S' q3 `. r |
qq371833846 发表于 2020-3-3 15:12 大神请问,中间层全部画上的话,那我这个过孔不就把top gnd pwr bottom都连接上了吗,我只想绘制一个连接top和bottom的via,该怎么办啊,有方法吗,谢谢!' U* F! |! }3 d. }" b3 W2 e |
/1
关于我们|手机版|EDA365电子论坛网 ( 粤ICP备18020198号-1 )
GMT+8, 2025-11-22 05:24 , Processed in 0.171875 second(s), 29 queries , Gzip On.
地址:深圳市南山区科技生态园2栋A座805 电话:19926409050