找回密码
 注册
关于网站域名变更的通知

绘制一个过孔,只想让TOP连接BOTTOM,这层Default Internal用画吗?

查看数: 1209 | 评论数: 12 | 收藏 0
关灯 | 提示:支持键盘翻页<-左 右->
    组图打开中,请稍候......
发布时间: 2020-3-3 14:46

正文摘要:

绘制一个过孔,只想让TOP连接BOTTOM,这层Default Internal用画吗? 4 w6 D$ ^' [" h& S0 ?: y( D

回复

rikin8498 发表于 2020-3-4 13:37
                     
顺其自然HONG 发表于 2020-3-4 13:17
学习一下,学习分享
marchera 发表于 2020-3-4 09:56
oostilloo 发表于 2020-3-4 08:47
" j% h+ i0 W/ c4 v2 n3 d$ H# A7 ]4 Q你这个V/N的DRC是via list的错误,不是没有避让的DRC,你要看看CM管理器里面Physical规则中,要在允许的 ...

" Q. _$ ~* {" b- h# j感谢大神 ,明白了,已经解决!& }% |* u1 s2 @) B) e
oostilloo 发表于 2020-3-4 08:47
marchera 发表于 2020-3-3 16:48, C4 F+ b& F% p3 w
我试过不行,也会报错,可以请教您一下我怎么设置焊盘吗,
/ ~2 f# }5 U3 B( h* C# }
你这个V/N的DRC是via list的错误,不是没有避让的DRC,你要看看CM管理器里面Physical规则中,要在允许的过孔封装中加入你现在使用的这个过孔

点评

感谢大神 ,明白了,已经解决!  详情 回复 发表于 2020-3-4 09:56
qq371833846 发表于 2020-3-4 08:18
普通的这样就行了8 Z) P2 q7 Q3 E9 R# s' v( E1 p7 b
/ x) Z2 f. \8 G$ A) m, H3 Q3 m
- D8 p5 j# `) \* x0 E0 z3 h
marchera 发表于 2020-3-3 16:42
oostilloo 发表于 2020-3-3 16:315 c1 I0 Q& z. D0 T# u2 C6 q) K. K9 {
不需要route keepout,设置好焊盘参数表中,default internal中antipad的值,铜箔会自动避让的

2 F: ?8 v1 Y% U6 Y" `* {& s好的,谢谢,我设置keepout区域,报DRC错误了,我试试您的方法,感谢!
% Z( z) n1 V- `1 i
oostilloo 发表于 2020-3-3 16:31
marchera 发表于 2020-3-3 15:54; g* L+ _. E) o5 q  b" `. a* u# ^/ A3 ~
我明白您的意思,这根绿色的线是电源线,在网络表上是和pwr层连接的,怎么画过孔也会按照网络表和pwr层连 ...
. M& X/ x  m( a+ v% m; w
不需要route keepout,设置好焊盘参数表中,default internal中antipad的值,铜箔会自动避让的4 D* D* N" m& I  R

点评

这样处理不对,如此,孔其它的地方放置也会这样处理的  详情 回复 发表于 2020-3-7 20:09
我试过不行,也会报错,可以请教您一下我怎么设置焊盘吗,  详情 回复 发表于 2020-3-3 16:48
好的,谢谢,我设置keepout区域,报DRC错误了,我试试您的方法,感谢!  详情 回复 发表于 2020-3-3 16:42
marchera 发表于 2020-3-3 15:54
qq371833846 发表于 2020-3-3 15:38
3 O5 b" g0 m  y) |9 mallegro会按照规则避让的啊...
" d. f+ e3 I$ N如果你只是两层板就可以吧GND VCC右键删除..Default保留而且跟TOP BOT一样 ...

/ Q* C: a8 h( L! s6 \% V我明白您的意思,这根绿色的线是电源线,在网络表上是和pwr层连接的,怎么画过孔也会按照网络表和pwr层连接的,我解决了,我尝试在pwr层过孔附近绘制了route keepout,不知道可不可以% \* z; f( k5 S' q3 `. r

点评

PCB Layout就这样处  详情 回复 发表于 2020-3-7 20:06
不需要route keepout,设置好焊盘参数表中,default internal中antipad的值,铜箔会自动避让的  详情 回复 发表于 2020-3-3 16:31
qq371833846 发表于 2020-3-3 15:38
allegro会按照规则避让的啊...0 h( e0 m$ Y; h8 Y. t) K
如果你只是两层板就可以吧GND VCC右键删除..Default保留而且跟TOP BOT一样设置

点评

我明白您的意思,这根绿色的线是电源线,在网络表上是和pwr层连接的,怎么画过孔也会按照网络表和pwr层连接的,我解决了,我尝试在pwr层过孔附近绘制了route keepout,不知道可不可以  详情 回复 发表于 2020-3-3 15:54
marchera 发表于 2020-3-3 15:19
qq371833846 发表于 2020-3-3 15:12
: x' I& a+ G  l/ T* z# g& C中间的全都要包括VCC GND层

7 O3 C9 h$ l4 ~# q+ d大神请问,中间层全部画上的话,那我这个过孔不就把top gnd pwr bottom都连接上了吗,我只想绘制一个连接top和bottom的via,该怎么办啊,有方法吗,谢谢!' U* F! |! }3 d. }" b3 W2 e
qq371833846 发表于 2020-3-3 15:12
中间的全都要包括VCC GND层

点评

大神请问,中间层全部画上的话,那我这个过孔不就把top gnd pwr bottom都连接上了吗,我只想绘制一个连接top和bottom的via,该怎么办啊,有方法吗,谢谢!  详情 回复 发表于 2020-3-3 15:19
关闭

推荐内容上一条 /1 下一条

EDA365公众号

关于我们|手机版|EDA365电子论坛网 ( 粤ICP备18020198号-1 )

GMT+8, 2025-11-22 05:24 , Processed in 0.171875 second(s), 29 queries , Gzip On.

深圳市墨知创新科技有限公司

地址:深圳市南山区科技生态园2栋A座805 电话:19926409050

快速回复 返回顶部 返回列表