|
Allegro没有这样的功能,除非开发Skill插件# m1 c' m0 I U/ W4 E( J. b( ] |
dzkcool 发表于 2018-12-5 15:26( I0 W1 X! m, K5 T5 U# A9 G( H) Q 版主好,如果我想知道某个区域的覆铜率应该怎么看呢?比如某个IC下方的覆铜率不能多于50% M" C( | t7 Q- A5 Y |
|
空白的部分铺铜就好了(通常为GND,平衡铜面,降低板翘发生)7 ?: h, {$ y% d |
201812.jpg (72.04 KB, 下载次数: 2)
/1
关于我们|手机版|EDA365电子论坛网 ( 粤ICP备18020198号-1 )
GMT+8, 2025-11-23 15:12 , Processed in 0.156250 second(s), 29 queries , Gzip On.
地址:深圳市南山区科技生态园2栋A座805 电话:19926409050