找回密码
 注册
关于网站域名变更的通知

求助:这种 Allegro shape 间隙在哪里改???

查看数: 1627 | 评论数: 7 | 收藏 0
关灯 | 提示:支持键盘翻页<-左 右->
    组图打开中,请稍候......
发布时间: 2018-5-15 18:17

正文摘要:

如图: 0 s1 q& s+ i4 Q% X. i5 u 大大们告知下 怎么让shape 上的这种小的间隙报个DRC什么的,方便我check。 或者有什么别的辅助方法能检查出来这个点?(图右边是我 尝试的一些设置,然并卵) 3 j7 m/ b4 t& A$ _ ...

回复

sara99 发表于 2019-7-11 13:57
楼主,打扰一下,看见你之前的帖子,你用过交错式BGA引脚封装的芯片,可否告知是个什么型号的芯片,我现在需要寻一款这样封装的芯片,实在没找到合适的。谢过了。
clarion 发表于 2018-11-1 15:46
1234567
partime 发表于 2018-5-16 09:44
create pin voids 选另外一个试试
zltwin 发表于 2018-5-16 09:44
学习了
bingshuihuo 发表于 2018-5-16 08:12
那一般设置多少比较好?
這侽孓譙悴丶 发表于 2018-5-15 20:33
你设置的也太大了吧,设置这么大估计你所有铜得断成一片
! e: e9 M, @- b% f. l7 O
8 G( D% N8 C/ `& A. |, N
2 t, y3 j1 O' Q1 \$ D
丁少_bmPRb 发表于 2018-5-15 18:48
可以修改间距
关闭

推荐内容上一条 /1 下一条

EDA365公众号

关于我们|手机版|EDA365电子论坛网 ( 粤ICP备18020198号-1 )

GMT+8, 2025-11-22 12:31 , Processed in 0.171875 second(s), 28 queries , Gzip On.

深圳市墨知创新科技有限公司

地址:深圳市南山区科技生态园2栋A座805 电话:19926409050

快速回复 返回顶部 返回列表