找回密码
 注册
关于网站域名变更的通知

规则管理器中差分对内等长设置

查看数: 1722 | 评论数: 4 | 收藏 0
关灯 | 提示:支持键盘翻页<-左 右->
    组图打开中,请稍候......
发布时间: 2017-7-26 18:59

正文摘要:

有没有哪位大神指点一下,差分对内那个Repp是怎么出来的?假如差分net上连了好几个器件,对内等长怎么设置?如下图,J3.3应该改为CON2.1410 Q: E& _, n) I 5 x% l$ {# l7 |) P2 Z9 Q- r7 d

回复

子木_eda 发表于 2025-4-30 14:00
dzkcool 发表于 2017-7-26 19:55: a/ O" U& p4 G+ g
这种情况可以到Relative Propagation Delay里面去设。

- k: q! ~) g+ {: B# ^0 e- Q  }这种情况可以到Relative Propagation Delay里面去设?怎么设呢?如果差分信号不仅要做对内还要做组间等长呢?7 K+ m, V6 `5 {7 S, }0 c
jiache 发表于 2017-8-2 00:17
连接器件多,用PIN PAIR控制。
勒凹特 发表于 2017-7-31 10:32
这个是差分等长起始PIN,设置差分对等长的时候设置的,如果有问题,应该是你的器件模型不正确或者等长设置起始PIN有问题,当NET中间有串接电阻或电容的时候,需要对电阻或电容附模型,这样两边的NET会变成一个XNET
dzkcool 发表于 2017-7-26 19:55
这种情况可以到Relative Propagation Delay里面去设。

点评

这种情况可以到Relative Propagation Delay里面去设?怎么设呢?如果差分信号不仅要做对内还要做组间等长呢?  详情 回复 发表于 2025-4-30 14:00
关闭

推荐内容上一条 /1 下一条

EDA365公众号

关于我们|手机版|EDA365电子论坛网 ( 粤ICP备18020198号-1 )

GMT+8, 2025-11-26 10:56 , Processed in 0.171875 second(s), 30 queries , Gzip On.

深圳市墨知创新科技有限公司

地址:深圳市南山区科技生态园2栋A座805 电话:19926409050

快速回复 返回顶部 返回列表