|
这个要Constraint 设置一下就可以了, 不能直接贴图真麻烦 Constraint Manager-->electrical-->electrical constraint set-->routing-->differential pair 创建一个elc_cset,把tolerance设为0.01。这个地方可以设差分对内等长匹配,- `9 u, ^3 G2 j- S( E9 c 然后在你的NET 那一栏让你的差分对套用这个elc _cset,就可以了就不会出现走线下面的那条亮色DRC了. |
| 误差可接受 无所谓 |
pcb 发表于 2017-7-13 11:25: b7 ]+ m) n- _& S0 O `$ K( q- r 试了可以,谢谢~* e% o! e6 b) e) I4 P ?9 v+ I. s |
li262925 发表于 2017-7-13 10:032 ~9 `- p0 x/ S6 f1 N 有办法设置这个误差允许的大小吗,要不然uncouple length超过走线就显示白色的,看着很不舒服~9 \" T3 |0 V2 Z |
zouliecai 发表于 2017-7-12 23:37# Z2 @7 [( S" k7 z4 w 那uncouple length提示超出了,不用管它對嗎~2 V4 T' ?9 t: h( E |
/1
关于我们|手机版|EDA365电子论坛网 ( 粤ICP备18020198号-1 )
GMT+8, 2025-11-28 19:44 , Processed in 0.156250 second(s), 30 queries , Gzip On.
地址:深圳市南山区科技生态园2栋A座805 电话:19926409050