超級狗 发表于 2017-1-14 13:148 f9 } v& q) @- `$ C3 I Thank you Super 1. 我会抽时间, 读这份文档。 但是目前, 正在做Report。没有时间细读。 ) ^+ F* t; c) J' k# d 2. 通过以上几篇资料的阅读。 至少了解了以下几点。2 ?: r0 z- a7 U8 f4 A a. I2C的 setup 至少分 3 种, tSU;DAT, (setup for data) tSU;STA, (setup for start)1 F! T5 s: D2 ~, B' L tSU;STO, (setup for stop)2 i' ?: A" L! r% W, J; s b. I2C 的Hold分 2 种, tHD;STA, ( Hold of start) tHD;DAT, (hold of data)+ d1 H# x- p/ c, @ 3. 问题又来了。 为什么要这样分;感觉好复杂。7 O! P' B2 S- U* l6 W: r7 T5 M$ c 1 P' ]" p- Y& d! @1 B9 U |
本帖最后由 超級狗 于 2024-12-30 14:29 编辑 Quantum_ 发表于 2017-1-17 21:34) r4 K% x* a7 L4 P 當年帖子沉太快沒回到。, o9 h4 h" m- b; I
% N P/ ~! N6 J/ Q& U, N9 }) V$ o5 `$ K5 |* o ) ~* {" o& L( E/ P4 S5 W+ i" m |
| 有什么问题吗?建立时间,保持时间,有效时间。一般时序图都是这么标的吧。只是有效时间可能有的芯片不说 |
| 正好需要 |
找到了; z& v4 g) g& p z& A2 U |
|
帮到我了,谢谢楼主和各位兄台。 ~! S& J+ ]. p9 s9 f. V _3 W |
| 挣个币,回复一下 |
| 学习了 |
学习了![]() |
| 学习了 |
| 学习了 |
| 学习了 |
超級狗 发表于 2017-1-14 12:36 Thank you Super) k# Q; ?* ^, J. a# }! A 关于此图. 仍有一个疑点。 为何, tHD;DAT , tSU;DAT 都是以10% 作为基点, 而不是其中的某一个用的 90%作为测量基点?/ Z3 V4 c' z$ ^ 有无特殊考量?# {1 _- ?5 B0 i 又或者只是‘ 规定’。 O9 V" J6 u) X/ m2 x |
| 采样前后 时钟有效到输出到管脚都有延迟的 每个芯片有可能不一样 但肯定在i2c标准内 可以去看看fpga 就很容易理解芯片参数了 |
/1
关于我们|手机版|EDA365电子论坛网 ( 粤ICP备18020198号-1 )
GMT+8, 2025-11-22 06:06 , Processed in 0.171875 second(s), 31 queries , Gzip On.
地址:深圳市南山区科技生态园2栋A座805 电话:19926409050