|
本帖最后由 nat 于 2016-10-20 17:01 编辑 . h/ a! B0 m8 s6 X/ |+ x* d 设置成conductor是可以的,前提是你中间两层都是正片。- {% n) x2 U& C6 M' n+ e! w 正片铺铜后在里面走线铜是会避让走线的,总之正片你在内层瞎搞都可以。3 E: ^( m6 I# c7 ~" f : [) o& h7 b4 l$ V1 r# c, g7 q 如果是设置为plane并且是负片,要在里面走线的话,参考我下图中的做法:; J3 g& s& u6 w U) u
先将走线连通,再在anti etch层沿着走线画line ,这样负片铜就能避让走线了,从而达到了在负片层走线的目的。 / B, c! n3 y* Y- _1 w; ` 5 _4 T, X" |. s9 Y& v 4 `4 P, u9 T+ z4 v1 l 6 l* c' V; h5 H0 a - i, `! u: u6 G1 \9 i |
| 学习了,顶一个 |
| 好贴,顶一个 |
procomm1722 发表于 2016-11-4 09:42 同意没那么单纯。; L, s$ F8 \. h: ~3 m# m- w Allegro 计算阻抗线,参考从plane 改成 conductor 会有变化。 做等长就会有一些问题。 比如第一层本身参考第二层plane, 如果第二层改成conductor, 第一层高速线的delay 计算就会有变化。。。 |
zhm 发表于 2016-10-20 13:18 正解 |
| 学习学习 |
| 谢谢大家的关注及回帖,谢谢热心的网友 |
| 想走线的直接做正片就行吧 正负片无所谓的 |
| 有这么复杂? 直接走线 只要保证不短路就OK了 正负片 也无所谓的 |
| 顶一个,好多热心的网友 |
nat 发表于 2016-10-20 16:582 R2 D; z8 v7 z9 w9 ^ 谢谢你的解答,很全面想详细。知道怎么做了 ![]() |
| 楼上正解!!! |
| 可以的,其实并没有什么区别 |
/1
关于我们|手机版|EDA365电子论坛网 ( 粤ICP备18020198号-1 )
GMT+8, 2025-11-23 16:01 , Processed in 0.171875 second(s), 31 queries , Gzip On.
地址:深圳市南山区科技生态园2栋A座805 电话:19926409050