找回密码
 注册
关于网站域名变更的通知

DDR4 设计概述以及分析仿真案例

查看数: 42415 | 评论数: 110 | 收藏 59
关灯 | 提示:支持键盘翻页<-左 右->
    组图打开中,请稍候......
发布时间: 2016-8-23 09:19

正文摘要:

        进进按语                  引言:随着计算机,服务器的性能需求越来越高,DDR4开始应用在一些高端设计中, ...

回复

六子联方 发表于 2020-6-18 23:31
deficit 发表于 2020-6-10 10:26
; ^2 S& L9 [+ b+ I; L5 Y请教一下,intel对DDR4接口有一个DLL group的分组要求,要求组内信号走线同层,并且组内的误差控制的较小。 ...
/ `& b- C6 e+ u6 s
应该是考虑SI吧,可以参考一下DLL的工作原理。或许可以参考一下 https://www.rambus.com/dllpll-on-a-dram/* I& p& _8 w: I" i
deficit 发表于 2020-6-10 10:26
请教一下,intel对DDR4接口有一个DLL group的分组要求,要求组内信号走线同层,并且组内的误差控制的较小。- j3 s; C% H, r" |
想知道这个要求的考虑是什么?为什么会有这么一个DLL group的分组呢?

点评

应该是考虑SI吧,可以参考一下DLL的工作原理。或许可以参考一下 https://www.rambus.com/dllpll-on-a-dram/  详情 回复 发表于 2020-6-18 23:31
Dc2023082110h 发表于 2023-9-22 11:06
好好学习
xiang123456 发表于 2023-7-21 15:00
学习了
6940 发表于 2023-7-21 13:03
5 r0 M' \- z0 Z* T; U7 m" v
thank you for your sharing  L- P3 s* ]5 \* b* q
6940 发表于 2023-7-3 13:14
很专业的文章,今天终于找到了。
) Y! x+ u  A1 P6 Y1 d3 G# D" A) f/ C' X4 {' m# z% G* ~
155351394 发表于 2022-11-15 13:07
:hug::hug::hug:
155351394 发表于 2022-11-13 08:57
:hug::hug::hug::hug::hug::hug::hug:
小幽余生不加糖 发表于 2022-11-12 21:43
有工程 吗,感谢分享
diff 发表于 2022-5-16 14:32
copy还是原创
岚影梦幻 发表于 2022-5-14 14:54
好文,支持一下
xiamen1234 发表于 2022-5-12 16:55
学习学习
cosmo1655 发表于 2021-11-15 17:07
好文,但是现在还看不懂
1597689180@qq.c 发表于 2021-11-15 16:53
学习了!学习了!
WZS_PCB 发表于 2021-11-15 14:55
专业好文
18390186918 发表于 2021-10-12 15:54
谢谢分享
敢敢 发表于 2021-10-12 15:11
:lol:lol:lol:lol:lol:lol:lol:lol:lol:lol:lol:lol:lol:lol:lol:lol:lol
关闭

推荐内容上一条 /1 下一条

EDA365公众号

关于我们|手机版|EDA365电子论坛网 ( 粤ICP备18020198号-1 )

GMT+8, 2025-11-22 03:10 , Processed in 0.250000 second(s), 31 queries , Gzip On.

深圳市墨知创新科技有限公司

地址:深圳市南山区科技生态园2栋A座805 电话:19926409050

快速回复 返回顶部 返回列表