找回密码
 注册
关于网站域名变更的通知

RETIMER 電路設計問題

查看数: 1281 | 评论数: 4 | 收藏 0
关灯 | 提示:支持键盘翻页<-左 右->
    组图打开中,请稍候......
发布时间: 2015-12-2 12:51

正文摘要:

本帖最后由 dukekuo 于 2015-12-2 12:52 编辑 7 `! b, ?' }' q* V, ?/ M* `% r% @4 r. d% W- v 请问通常在傳輸界面上的上拉/下拉电阻都是怎么设计的?我必须去考量什么东西?上拉/下拉电阻必须同时存在吗? 0 ~ ...

回复

bluskly 发表于 2015-12-3 09:41
. M' n! s' _; K  ~; r
/ V% z; F6 {7 Q' B
) f* Y- A2 b0 e9 K: ]: Q

/ d0 F; P, _' V% D/ Q& M" Q- c  |不知道你有看过这个PIN 描述没?
: v4 {: z, f. S7 l看过了 应该问题就好弄一点了!2 p5 U% Z9 A$ j/ r0 A( o- G! d+ M

; S1 I2 b$ T4 d/ w7 {* u6 z
flywinder 发表于 2015-12-2 16:47
上下一起拉:分压
liu19850810 发表于 2015-12-2 13:40
这不,上下一起拉,肯定有问题
fallen 发表于 2015-12-2 13:35
你这个问题比较大。简单来说就是:上下拉给定确定的电平;0 C. {5 G0 S3 k, c( k
需要考虑的因素就是:电压,上下升沿,驱动等。" O) e- \* Q. G
从你的图上来,就是简单的上下拉,同时是为了做跳线用。
关闭

推荐内容上一条 /1 下一条

EDA365公众号

关于我们|手机版|EDA365电子论坛网 ( 粤ICP备18020198号-1 )

GMT+8, 2025-11-24 18:14 , Processed in 0.156250 second(s), 28 queries , Gzip On.

深圳市墨知创新科技有限公司

地址:深圳市南山区科技生态园2栋A座805 电话:19926409050

快速回复 返回顶部 返回列表