freeren 发表于 2015-8-11 10:56 K/ u- }( o0 `) g6 b; a' d 你试试看 设置线和线保持7MIL 线和孔保持5MIL 然后 你拉个20MIL粗的线打个20d10的孔 然后再拉根线过去 跟VIA保持5MIL 看看线和VIA里的线没有保持7mil 会不会出DRC 我这边15会出 16直接无视了; M2 Y' M3 i8 [ W F7 a0 `8 w |
| 可能也是为了让线宽不要超过via的pad宽度,毕竟线再宽,via过不了那么多电流也是白搭 |
freeren 发表于 2015-8-11 09:39 也许只是正版和盗版的区别 因为 同样正版不会出现这种问题 |
kevinlywzb 发表于 2015-8-11 08:38 这两个图是同一个 一个用15打开 一个16打开的 设置也是一样的 但是同个区域 15能show出DRC 16不能 但是正版的16就能show出DRC |
dzkcool 发表于 2015-8-10 18:06 15版本的DRC 是 线和线 没保持7mil 16版本这样是show不出DRC,但是把Via DEL 就能show出DRC,所以我得出的结论是16版本当线下孔后线和线的规则被线和Via的规则所取代.这样就没法检查下Via的线与别的线保持间距. (主要指的是图片上的这种情况) |
15版本会显示线和线的DRC 16版本如果线打了VIA 就变成 线和VIA的DRC了 ![]() |
/1
关于我们|手机版|EDA365电子论坛网 ( 粤ICP备18020198号-1 )
GMT+8, 2026-4-19 00:11 , Processed in 0.093750 second(s), 29 queries , Gzip On.
地址:深圳市南山区科技生态园2栋A座805 电话:19926409050