找回密码
 注册
关于网站域名变更的通知

balun设计

查看数: 1890 | 评论数: 12 | 收藏 1
关灯 | 提示:支持键盘翻页<-左 右->
    组图打开中,请稍候......
发布时间: 2015-4-7 17:58

正文摘要:

@Xuxingfu   我目前在使用一颗700M左右的差分晶振,然后需要转换为单端信号接到安捷伦示波器上。 晶振的推荐电路连接方式上通过BALUN将单端信号转换为差分信号。请问此处BALUN如何设计? 0 E. p& R. n: ...

回复

Xuxingfu 发表于 2015-4-9 10:06
本帖最后由 Xuxingfu 于 2015-4-9 10:16 编辑 ( S; |3 a* W1 z0 ~* N1 c
. ^2 g6 {1 j6 G1 b) x( T6 g
变压器输入输出都接0.1uF隔直电容,也可以100PF具体调试下。6 {8 g* v0 u5 [3 t, g2 |( `
! [( c5 u; i3 h' z
输入输出都预留个下拉电阻,共3个。
8 T2 M) m+ t! B" E6 X$ h1 w
& b8 T  g% D. E: n3 F& l8 n这个变压器是1:1的,你得找个2:1的,Mini circuit有。8 i# z: x7 o2 m! D8 ^
+ H4 W+ u% a  t( L

( j7 w; B  V3 X+ c( H0 V
若华110 发表于 2015-4-9 10:52
本帖最后由 若华110 于 2015-4-9 10:59 编辑 - F  j1 S8 O6 u: ?
, x, A! d# x, F5 d6 s4 M- H) O
谢谢!balun焊盘和底部 还需要其他处理以保证阻抗连续么?! ^2 [0 q: w  W6 x& K- p
若华110 发表于 2015-4-9 09:19
Xuxingfu 发表于 2015-4-9 09:113 |* I- `1 E# H' v, @
具体要看应用,可以预留2个下拉焊接位。
4 p* p4 G  e- k, c% ]1 i, S$ ?
5 M3 i- I5 T! C1 Y& ~) t. H( H5801Q0输出阻抗要看规格书,如果是差分100--50,就需要2:1变压 ...
7 P( A/ _# c* z; {
5801输出差分阻抗100欧姆  CML电平 差分摆幅800mV.
6 W8 q- V0 d( S! W6 ~$ _  d7 j- @0 y$ C: u其图中的trigger就是本来想接到仪器上的接口,但是现在是Q1N/Q1P这对差分经过balun之后转单端。  在5801输入端(即在晶振和5801之间)已经端接了,那么在5801的输出端(即5801到BALUN之间)还需要端接么? 如果端接该怎么处理? 设备输入端电平不知道(不过你的预留下拉电阻位的方法是可取的)。
$ @* F" U# W% _; U  M3 {
Xuxingfu 发表于 2015-4-9 09:11
具体要看应用,可以预留2个下拉焊接位。
+ L' A- J" u; I+ Z* C0 j  f" R2 S1 I$ o- G9 m& _, ?
5801Q0输出阻抗要看规格书,如果是差分100--50,就需要2:1变压器,200--》50,4:1变压器。/ ]) ^, k/ B0 X5 r8 P, q  g
  ^' `/ n/ K6 b$ ~- ~0 R/ P
HSMS2822本来是个检波二极管,这里限幅作用吧。。
若华110 发表于 2015-4-8 18:19
本帖最后由 若华110 于 2015-4-8 18:53 编辑 : q, r# o* o4 W% W# h4 T* h( z+ d2 n
Xuxingfu 发表于 2015-4-8 13:32
5 p5 G' h, P5 Z% D- r变压器巴伦输入输出可逆的:

( b' h3 O/ ^, l3 \: p% W  非常详细的技术指导!  感谢!
8 ^5 P/ s$ s4 e
: [6 x* x# I6 j 此BALUN最高频率达3000MHZ,会不会导致在100-700段带宽处Q不好呢?   对BALUN我一点不了解。求耐心指导。 二极管作用是什么
( n1 @: k3 ]1 y3 U. D4 N
Xuxingfu 发表于 2015-4-8 13:32
本帖最后由 Xuxingfu 于 2015-4-8 13:35 编辑 ) D/ \# e2 b; Q8 G6 o$ y
  _, ^+ H" z+ f. K/ f9 }9 [
变压器巴伦输入输出可逆的:* }+ l" F+ w1 B, A
2 x1 x" A8 U* e6 p6 d

6 ^5 J% e9 ?- a+ Z信号不够大时候,采用差分放大器:5 |: b9 ~0 r1 o( r
. M# l( @) K6 y  R3 A! I
       ) b' V$ h$ f& N
* X& f, k6 J9 z0 u  x! U7 \+ k, C
Xuxingfu 发表于 2015-4-8 13:14
本帖最后由 Xuxingfu 于 2015-4-8 13:48 编辑 & y2 T0 u- ^* N! ^8 n7 {

5 s- L  c0 Z# ?9 v" D, V: V变压器是最好的,LC方式带宽不够。下面是基本架构,根据器件阻抗需要加匹配电路和隔直电容。
0 g  d; U/ @2 L+ n6 H: B4 E& |5 U# ^1 q$ k

" Z9 U' I; H  q: P; ~, r! W
若华110 发表于 2015-4-8 13:09
Xuxingfu 发表于 2015-4-8 10:443 j: A" I6 G8 L* Q1 ]
我知道的 ,大部分的高速ADC/DCA的时钟都是这样的,上G的时钟也是用这个Balun。具体可以仿真的

7 T) O% p! F: J' p6 s好的 非常感谢。我先看看数据手册。9 ?5 @3 A6 L* \0 _3 B6 l2 M
对于balun这个点附近的高速走线,有什么建议么?; ~& Z2 u% n8 a0 {4 t( M3 [  t
1 r; ]$ _2 _  e/ t/ Z; O
还想请问下,还有其他方法实现么?比如说分立LC、PCB走线实现等。/ P& D4 r% B- Y' F* Y
Xuxingfu 发表于 2015-4-8 10:44
我知道的 ,大部分的高速ADC/DCA的时钟都是这样的,上G的时钟也是用这个Balun。具体可以仿真的
若华110 发表于 2015-4-8 08:58
Xuxingfu 发表于 2015-4-8 08:264 \) r* P! H8 ~! |) m3 V
要看晶振的要求,可以采用MA/COM的变压器巴伦,型号ETC-1-13
: F% b+ A/ M2 @7 M
我的晶振输出频率700M,但是后面需要参考时钟的芯片对时钟要求很高。 频偏在+-100ppm,RMS Jitter 0.2Ps.  时钟信号的好坏严重影响CDR的性能。   晶振差分线控制阻抗100欧姆。
0 z, H. l4 \+ N$ b8 L; C  如果采用这种设计方法会不会不好?且很难走线吧。是否有其他更优的方法呢?" u: k# b: X. m! L9 L' ^
Xuxingfu 发表于 2015-4-8 08:26
要看晶振的要求,可以采用MA/COM的变压器巴伦,型号ETC-1-138 Z0 K* Q3 |9 z$ Z1 Z7 `' W
4 v% x) b7 A/ m2 z# R$ R- `: S
. T. U" X" h+ Y# n9 m! ?, Y
关闭

推荐内容上一条 /1 下一条

EDA365公众号

关于我们|手机版|EDA365电子论坛网 ( 粤ICP备18020198号-1 )

GMT+8, 2025-11-22 05:50 , Processed in 0.156250 second(s), 32 queries , Gzip On.

深圳市墨知创新科技有限公司

地址:深圳市南山区科技生态园2栋A座805 电话:19926409050

快速回复 返回顶部 返回列表