| 开关电源源引起的通常会整个base都抬高,不会只有一个点。我认为是单独某个芯片的电源去耦不行或者由此电源供给的I2C或者其他串行线引起的。 |
| 看拼点应该是输出端的干扰 |
| 主要是在DC-DC电源模块上机壳上增加一个屏蔽罩,注意屏蔽罩接地的处理,由于保密的原因,不方便把图片发上来,请多包含!同时要注意滤波的处理! |
古莘 发表于 2015-1-21 14:59) X" l& e1 `6 A! w2 u! g% [/ X; B, i 版主可以说明下,具体是在DC-DC电源的哪个位置做的滤波和屏蔽吗?最好有个示意图。我目前也有个案例,做EMC摸底实验时有个58MHZ的频点压线。主板是别的同事做的。目前发现了一个电源的PHASE点高频分量很严重,示波器使用20M和全带宽测出来的波形差很多。目前我已经把那个电源做了整改,整改后示波器使用20M和全带宽测出来的波形差别不大了。下个月等着去做EMC实验,不过因为我对EMC实验没说明经验,所以看了你的帖子,特地来请教下。( o1 O8 H) M4 E9 m& S1 b" t9 f. S ! I; r9 s1 w" b* y' |/ [7 ` |
|
谈谈经验 # s- E8 q' t: M* T+ |; H) u 应该怎么做, k) s @* r4 v7 i6 K 理论基础是什么? |
开关电源的EMI最高频谱可能达到300MHZ,理论我也不清楚![]() ![]() |
xieyifu 发表于 2015-1-31 13:55( \. l. z# V8 z! Q 貌似说不通,呵呵! |
cousins 发表于 2015-1-20 22:38 谢谢!我想点办法! |
古莘 发表于 2015-1-20 21:42. B0 F8 a& b; J: x 试试分析带vrm的10MHz以下的PDN+resonance分析。可以很快找到原理。( `9 q0 m/ ?: I$ J* e |
呵呵,谢谢各位大侠,这是一个成功的案例,最后定位就是DC-DC电源模块的问题,通过滤波和屏蔽解决的,但很想从理论得以解释![]() |
| 建议做SI、PI仿真验证...... |
|
' U1 Q$ v0 f# {0 Y3 {* v% N1 v) z; n 1.有可能是电源平面某个频点谐振较大,谐振区域刚好有96MHz附近的基频信号; 2.CPU的驱动能力过强,负载较轻导致信号过冲过大,高频分量增加,导致EMI;如很多芯片有不同驱动强度,这个和负载大小,走线等相关;4 I, s8 k* K& @' _ & X* Z7 o6 {8 k+ v3 i0 p& } |
/1
关于我们|手机版|EDA365电子论坛网 ( 粤ICP备18020198号-1 )
GMT+8, 2025-11-22 17:15 , Processed in 0.171875 second(s), 30 queries , Gzip On.
地址:深圳市南山区科技生态园2栋A座805 电话:19926409050