EDA365电子论坛网

标题: 求教走线宽度对信号的影响? [打印本页]

作者: zhangjunxuan21    时间: 2013-9-10 16:25
标题: 求教走线宽度对信号的影响?
1、为什么同样控制50欧姆,射频走线40mil隔层参考?而数字部分的50欧姆才走7mil?求教各位高手解答. h  E6 f3 x  w# }& I1 Z! Z
我个人认为是为了抗损耗。线越宽,电阻越小,干扰信号在线上产生的压降和信号损耗就越小。) ]6 U: S2 y7 h; B7 a( J
介质中流过高频漏电流,将使信号受到损耗,tr 将增大,tpd 增大。3 d" R7 ~. Q% U( F
2、另外一般的敷铜板铜厚1盎司,约1mil。信号线线宽一般在6-15mil之间,太小了工艺要求高,容易断线;太大了是因为容易引入额外的分布电容吗?典型值为7mil。( _, Q; ^4 X- N! Z" w0 {' e# j
3、电源线的宽度要根据电流大小和线宽的关系决定,可以算出一个定值,至少要大于这个值,铺铜甚至作成平面当然更好了,这时候线宽引入的分布电容不考虑了吗?
作者: hzhz20054758    时间: 2013-9-10 17:36
1、表层射频线各层参考,如果不是大功率射频线的话,信号损耗不大,是因为射频线较短,而焊盘较多较大,会导致阻抗不连续3 ], m* Y8 s1 }/ N0 M
2、7这个值太过绝对了,要综合考虑板子的层数,厚度,合理选择PP,CORE,从而计算出50ohm线宽,速率较高的情况下如LZ说的线太宽容易引出分布电容。6 e( i8 G' D: ?, d" G+ z$ }
3、LZ说的电源确实要铺大,不能只满足通流能力,在高速板中,如果长距离的走电源细线会产生电压降,会产生严重的EMI影响,这里不考虑分布电容,而是考虑寄生电感。
9 |! \, y) E/ ^0 ^个人见解,欢迎讨论~~
作者: zhangjunxuan21    时间: 2013-9-10 18:08
hzhz20054758 发表于 2013-9-10 17:36
1 {, G2 |% h" x/ h# h$ O1、表层射频线各层参考,如果不是大功率射频线的话,信号损耗不大,是因为射频线较短,而焊盘较多较大,会 ...

# j/ v  J2 I/ y% w4 K1、回答的挺有道理的,再问,如果因为压缩成本的关系只有4层板,射频线没法做到隔层参考,只能参考第二层,只是加大了介质厚度算出来的50欧姆阻抗线宽17mil,而此时阻容焊盘依然是32mil的宽度,这样是不是也容易造成阻抗不连续呢?那控50欧姆是不是没多大意义了?  R4 W) p7 ~  U4 O
2、嗯修正的很好 ,是要按叠层阻抗去算线宽% ?# U# Q( L+ L5 I1 g  o
3、我再去找点资料看看,是有考虑寄生电感的说法,研究研究再来讨论{:soso_e113:} " O6 f4 s0 W/ A8 S7 k6 m* X* g

作者: hzhz20054758    时间: 2013-9-23 15:14
zhangjunxuan21 发表于 2013-9-10 18:08
6 A. H+ e* u# O9 ?  I( L/ ]1、回答的挺有道理的,再问,如果因为压缩成本的关系只有4层板,射频线没法做到隔层参考,只能参考第二层 ...

$ b/ |( P: {1 D* c& b! A* i回答第一条:) L( n6 ]2 L; q7 F6 i
    要看焊盘的密集程度,如果焊盘很密集,你想象一下,焊盘32mil走线17mil,走线就像锯齿一样,阻抗能连续吗~1 x6 @8 C3 l+ O5 }$ L
所以走射频线时一定要特别注意,当然,还是要看具体射频信号,看阻抗不连续对相位或频带有多大影响~




欢迎光临 EDA365电子论坛网 (https://bbs.eda365.com/) Powered by Discuz! X3.2