EDA365电子论坛网

标题: layout走线的 阻抗 设计 [打印本页]

作者: bobzhu    时间: 2013-7-3 09:46
标题: layout走线的 阻抗 设计
我使用polar si9000进行阻抗计算,使用的是Coated Microshtrip 1B,根据要得到的阻抗来计算线宽,看到里面要求填入的数据如图,不知道这些值一般工艺下都是多少啊,请大神指导。PS 我们的PCB厂家跟我讲线高0.9qz,绝缘材料是PP,不懂什么意思求赐教

单线阻抗计算.jpg (85.35 KB, 下载次数: 8)

单线阻抗计算.jpg

作者: hantown    时间: 2013-7-3 10:33
我也不懂,进来学习!
作者: eeicciee    时间: 2013-7-3 13:43
在下方切换一下。换成Lossless Calculation
作者: xiaoyangren    时间: 2013-7-3 14:54
你看下图:
( J) p% B* f8 T' r- Z3 |4 s线宽粗细一点点,对阻抗的影响不是很大的。我算阻抗都是按这些裸铜算的,阻焊厚度没怎么考虑的。

213213.jpg (143.47 KB, 下载次数: 12)

213213.jpg

作者: hlj4222    时间: 2013-7-3 19:18
线高就是铜箔厚度,) k9 y  c' [; g6 E
pp就是铜箔之间的胶,也就是绝缘介质,想一下多层的堆叠结构就知道了。
: c# G. A6 N+ Y顺便问下单面板有要算阻抗的吗?
作者: chensi007    时间: 2013-7-3 19:53
hlj4222 发表于 2013-7-3 19:18 1 V/ Y3 ^+ b1 g# [( f, ~
线高就是铜箔厚度,1 I2 i, }/ [; f" z
pp就是铜箔之间的胶,也就是绝缘介质,想一下多层的堆叠结构就知道了。
- R# X& Z1 n+ B) b3 M9 E顺便问下单面 ...
; R* u' x' _7 k( v/ {6 G  f
单面板可以用共面模型算阻抗 。和包地是一码事。{:soso_e120:}
作者: bobzhu    时间: 2013-7-4 10:28
xiaoyangren 发表于 2013-7-3 14:54 7 Z' e9 o# }" S! r/ n2 A* X, Y
你看下图:& v: ~! m& G6 P' N% i" W8 q
线宽粗细一点点,对阻抗的影响不是很大的。我算阻抗都是按这些裸铜算的,阻焊厚度没怎么考虑的 ...
9 y; i1 ~) M6 ?
如果线的粗细影响不大,板厚的工艺一般变动也不大,那靠什么来得到我想得到的阻抗呢?求赐教
作者: xiaoyangren    时间: 2013-7-4 10:43
bobzhu 发表于 2013-7-4 10:28 , a7 h- c2 @$ X% x6 d
如果线的粗细影响不大,板厚的工艺一般变动也不大,那靠什么来得到我想得到的阻抗呢?求赐教
8 J2 J' x2 k  i0 Q* i
板厚确定,板材确定,介电常数确定,铜厚影响不是很大,阻抗看你要求多少了,一般大多数都是50欧姆,给这些数值相应的输入,阻抗线的线宽就出来了。
- t) \5 Q, _% [8 l& a+ ?; K5 u  F  [你在算出来的线宽基础上+/-几个mil,对阻抗的影响不是很大的。




欢迎光临 EDA365电子论坛网 (https://bbs.eda365.com/) Powered by Discuz! X3.2