EDA365电子论坛网

标题: 能否提供Allegro元器件封装设计中关于各层边框的设计裕量? [打印本页]

作者: rainbowII    时间: 2013-4-5 19:13
标题: 能否提供Allegro元器件封装设计中关于各层边框的设计裕量?
RT,因为设计一个电路模块的封装,如果按照相关的裕量设计,可能会带来问题?如下图所示,一般来说,丝印层和边框尺寸一直,但是这样做,对于这个模块就会覆盖焊盘,所以我想问两个问题:1.这样做丝印层是否会带来问题?设计中能否灵活处理 2.是否有设计裕量的相关文档与标准?3Q

捕获.PNG (32.84 KB, 下载次数: 1)

捕获.PNG

作者: zn383462925    时间: 2013-4-5 20:21
一般封装的外形尺寸跟器件的最大外形尺寸一致就行,经验值
作者: rainbowII    时间: 2013-4-6 09:30
zn383462925 发表于 2013-4-5 20:21 - R5 @1 B2 g! `  K
一般封装的外形尺寸跟器件的最大外形尺寸一致就行,经验值

: g6 J2 s: Z4 s1 [0 L& b8 M5 l谢谢,那么package_bould_top ,assemble_top,silkscreem_top 都是按这个尺寸吗 ?
作者: zn383462925    时间: 2013-4-6 10:52
rainbowII 发表于 2013-4-6 09:30
  |$ d' s: B6 u5 }) J谢谢,那么package_bould_top ,assemble_top,silkscreem_top 都是按这个尺寸吗 ?

& t1 S" F+ i3 l% {9 x可以啊,placebound和assemble两层只有设计人员才能看见,都可以按这个尺寸啊!因为器件的实际尺寸都会比图纸上标注的最大尺寸小
作者: xiaoyunvsmm    时间: 2013-4-6 11:41
rainbowII 发表于 2013-4-6 09:30 1 `4 t7 W6 X  C5 [2 ^( ?( g  E2 D) J
谢谢,那么package_bould_top ,assemble_top,silkscreem_top 都是按这个尺寸吗 ?

& Z1 z3 \' ]( f个人觉得,package_bound_top,按实际大小做就可,丝印,可以比实际大一点点,尤其是特殊部分,要求装配上元件以后还能看到丝印标识,例如方向标识开口标识等。assembly_top,一般比实际的要小一些,至于小多少,自己决定就好。assembly_top,我一般用在画PCB板的时候用,因为丝印比较大,器件多的时候间距比较小看着烦,我就只显示Assembly层。不知道这些个人想法能不能给你提供帮助
作者: rainbowII    时间: 2013-4-6 16:16
xiaoyunvsmm 发表于 2013-4-6 11:41
3 a0 k+ c$ x* {个人觉得,package_bound_top,按实际大小做就可,丝印,可以比实际大一点点,尤其是特殊部分,要求装配上 ...

1 G6 _) h# c0 i  a1 b! H/ P谢谢,你的意思是说Assembly_top不出GEBER吧,理解了




欢迎光临 EDA365电子论坛网 (https://bbs.eda365.com/) Powered by Discuz! X3.2