可能我的原话有点问题,ODT的值一般来说在四层及以上板的设计中都是60或是75欧(CPU及DDR端)因为PCB的DDR处的走线差不多特性阻抗就是这个值,当然像六楼所说,如果说你调ODT的值的话。幅度会有变化。可是这种变化由于阻抗不匹配,容易造成信号的过冲及失真。最好是通过示波器观查波形来得到正确的结查,不过一般来layout没有大改,板层结构没有大变的情况下是不需要调节的。所以我们一般都不调节ODT的值。在DDR3里。常规的做法是调ODV,也就是CPU端的输出阻抗,这个阻抗越小,输出驱动就越大(在写周期)信号幅度就越大,可是功耗也就大了。$ C4 b2 L& j) k- Kgavinhuang 发表于 2012-11-9 23:195 }# v3 y% L: @0 F% ~- ]& |
看不太懂楼主的问题,不过把我对DDR3的一点了解说一下吧,仅供参考:
不过我觉得先要分清write level和rea ...
| 欢迎光临 EDA365电子论坛网 (https://bbs.eda365.com/) | Powered by Discuz! X3.2 |