EDA365电子论坛网

标题: 想请教一个pdfn5x6-8l封装绘制的问题 [打印本页]

作者: Dc2025030641a    时间: 2025-11-2 16:28
标题: 想请教一个pdfn5x6-8l封装绘制的问题
各位大佬好,这里小白想请教一个pdfn5x6-8l封装绘制的问题。3 K/ K- N% [& A- X+ m
我想绘制一个NMOS的pdfn5x6-8l封装,其中是5~8引脚是漏极,中间还存在一个大的漏极焊盘,这个焊盘怎么样设置让它也是和5~8引脚是同一个网络(图中现在这样画,导入网表后这个焊盘没有实际的网络对应;然后我试了一下让这个大焊盘的引脚编号改为5~8号中的一个编号,会有相同编号焊盘的报错)。
1 G# H" p# r5 K, S我还看到有些地方这个大焊盘单独标号为9号也是漏极,但是原理图里只有1~8号,这种方式也不行。+ M2 c, H  V/ C, [& D3 v
所以请问怎么样能让这个大焊盘和5~8号都是漏极(同一网络)?, e1 b8 p& |% B2 ]4 y; L

焊盘.PNG (23.71 KB, 下载次数: 4)

焊盘.PNG

作者: Dcpc086397900    时间: 2025-11-2 23:34
原理图与pcb引脚号必须对应。. Q3 H% z9 P' W/ w" ]
所以有几种解决办法。第一是在原理图给底部散热大焊盘加引脚号,大焊盘与小焊盘不相连,使用铺铜或者布线连接。
: z! d/ u8 d2 }) ~第二保持原理图不变,做异型焊盘,将大焊盘与其中一个小焊盘成为一体。
+ Y- S5 R. w# e3 ]1 ^* i4 ]也可以有其他解决方式。
作者: wen11902    时间: 2025-11-3 13:54
看你这个是阿里狗,将你说的“中间还存在一个大的漏极焊盘” 和5~8脚的任意一脚合并成一个管脚。其实其他软件也是这思路。
作者: 秋葵豆腐    时间: 2025-11-3 15:56
最简单的做法就是只画1~8的pin
! n  T& ]3 x( Q7 X1 U然后用一个shape在etch层画大焊盘,记得手工添加soldermask和pastemask2 L0 f* E! R5 b# ^0 F9 V5 V$ r* N
布线的时候给这个shape指定漏极的网络就行了
作者: huo_xing    时间: 2025-11-6 13:47
秋葵豆腐 发表于 2025-11-3 15:56" f$ X1 J. a3 Z
最简单的做法就是只画1~8的pin
5 P) M3 L) V  b0 x# }! i  \; V然后用一个shape在etch层画大焊盘,记得手工添加soldermask和pastemask
6 ^: q: r5 z! J& N布 ...

4 t. W* \: L5 \0 {. p我的处理是忽略drc。
* Q6 W- r8 d* D' ]
作者: huo_xing    时间: 2025-11-6 14:17
wen11902 发表于 2025-11-3 13:54; Q  _' H* ]: \! `( ?, |
看你这个是阿里狗,将你说的“中间还存在一个大的漏极焊盘” 和5~8脚的任意一脚合并成一个管脚。其实其他软 ...
! u! s& \7 S7 P0 w9 |0 k3 [2 |
这个方法只是给自己增加挑战:1. 合并的焊盘需要弄shape,这个技术难度需要考虑。2.drc报错中会变成pin to pin。并不能完全消除drc问题
- V9 v4 T. e$ k" B9 {7 E  d2 P3 M+ N7 U# @9 F8 o

) ?% C$ G% I3 Q; q2 W% D4 r
作者: athena_lu    时间: 2025-11-7 15:27
我的处理是忽略drc。
作者: H52022042775    时间: 2025-11-12 14:49
原理图封装做出5,6,7,8,脚
作者: snow321    时间: 2025-11-14 16:59
我画过这个器件,电路图上面建原件,一根pin命名为5-8就可以了。




欢迎光临 EDA365电子论坛网 (https://bbs.eda365.com/) Powered by Discuz! X3.2