EDA365电子论坛网

标题: 等长时要不要考虑过孔长度 [打印本页]

作者: flywinder    时间: 2025-3-12 20:30
标题: 等长时要不要考虑过孔长度
请教一下/ b$ v; {* s$ t3 w6 E, P& z/ F
做等长时,要不要计算过孔的长度呢
作者: flywinder    时间: 2025-3-13 08:50
@aarom  那岂不是先要把层叠各层厚度设置好9 ?% B, ?6 R% Z/ e" Z! J7 `

作者: EDA520    时间: 2025-3-13 10:11
flywinder 发表于 2025-3-13 08:50
! d% k4 ?  x0 f: \/ y@aarom  那岂不是先要把层叠各层厚度设置好

9 @) G8 @) m+ T* v% p需要的,根据板厚,铜厚,层数,介质厚度设置好参数,这样via Z计算的长度更准确,
9 b3 N2 F. Z& B- e9 r# Z. x但模拟计算和实际生产参数会有不同,但不会差太多。一般要考虑via Z/pin delay的信号类型基本都需要同组同层,或者尽量布线在相邻的几个布线层内,这样VIA Z相差不也就不会太大。
作者: EDA520    时间: 2025-3-13 10:19
EDA520 发表于 2025-3-13 10:110 Q$ Z& ~0 m1 _9 P6 Y8 u, [/ X
需要的,根据板厚,铜厚,层数,介质厚度设置好参数,这样via Z计算的长度更准确,
1 i( W- j, v* p' q0 ?) M但模拟计算和实际生 ...

+ b8 m! e+ ^! c# m& r0 B当然不是所有信号类型等长时都要考虑VIA Z,时序误差要求不严格的也可不考虑,具体看信号类型以及要求吧。$ R% [0 Z( }1 D4 M

作者: 七彩雨    时间: 2025-3-13 15:23
等长要求严格时需要,因为via的长度也会产生时延,根据板材可算信号速度,根据叠层可算via长度,长度/速度=时延
作者: shangha    时间: 2025-3-14 15:46
好的亚




欢迎光临 EDA365电子论坛网 (https://bbs.eda365.com/) Powered by Discuz! X3.2