EDA365电子论坛网
标题:
DDR布线的常见知识归纳
[打印本页]
作者:
VeraS
时间:
2025-3-7 17:33
标题:
DDR布线的常见知识归纳
二维码2.jpg
(38.61 KB, 下载次数: 7)
下载附件
保存到相册
2025-3-7 17:32 上传
$ y. `- e& U9 t0 j7 k8 n% H
" v9 ~- @9 C+ X% n! w4 _
了解 DDR 的各个信号功能与网络名。
8 P- P7 Y+ [ I# A& D6 e8 C
与 DDR 相比,DDR2/3 最大差别多了功能 OTD 与 OCD。
% y$ P G- {0 T3 r* P5 c
重要信号线
2 O, _* Z& F) G, ?
1.DQS 信号:
: n2 Y2 T, B+ p9 m" `/ Y% N5 P
DQS 是 DDR SDRAM 中的重要功能,它的功能主要用来在一个时钟周期内准
' Z0 s2 w& j' a o2 M# n F
确的区分出每个传输周期,并便于接收方准确接收数据。每一颗芯片都有一个
3 Q; f# s9 j4 ?4 Z% Y- X+ f
DQS 信号线,它是双向的,在写入时它用来传送由北桥发来的 DQS 信号,读
' x, |$ g; M( V9 |5 a
取时,则由芯片生成 DQS 向北桥发送。完全可以说,它就是数据的同步信号
8 g, n. s( k9 F8 a
2.CLK 信号:
, Z' L5 }; D8 j* `( n3 s
DDR SDRAM 对时钟的精确性有着很高的要求,而 DDR SDRAM 有两个时
! w& f* `9 e0 I. H# y% v
钟,一个是外部的总线时钟,一个是内部的工作时钟,在理论上 DDR SDRAM
( ^) ^8 V! M i0 B: b$ s
这两个时钟应该是同步的。
$ H% W/ p0 ], W9 v+ q; P: {
二.分组设定
3 Y/ j: B. @* K* d! K
数据组的分组应该以每个字节通道来划分,DM0、DQS0 以及 DQ0~DQ7 为第
+ Y4 [6 J" z, V( T
1 字节通道,DM1、DQS1 以及 DQ8~DQ15 为第 2 字节通道,以此类推。每个
% I: }' D. X' F2 u3 o
字节通道内有严格的长度匹配关系。其他信号走线长度应按照组为单位来进行
$ F' |( N" x, X0 ~2 Q# D7 i6 r3 y
匹配,每组内信号长度差应该严格控制在一定范围内。不同组的信号间虽然不
9 W( w) y/ b1 v
像组内信号那样要求严格,但不同组长度差同样也有一定要求;数据信号组的
7 v4 K( P0 B' n( E
布线优先级是所有信号组中最高的,因为它工作在 2 倍时钟频率下,它的信号
7 i% U: n" R4 {1 \' N1 X/ V* k
完整性要求是最高的。另外,数据信号组是所有这些信号组中占最大部分内存
: d: a0 y" J6 a4 b# _; S8 ^1 D& A
总线位宽的部分,也是最主要的走线长度匹配有要求的信号组。
1 l2 r: x4 {% @. E8 \0 [3 Q
5 w3 ?. |+ v7 g2 J* z
DDR3.pdf
(540.75 KB, 下载次数: 6)
2025-3-7 17:33 上传
点击文件名下载附件
下载积分: 威望 -5
$ ~3 Y! [2 A. t
9 i$ E5 ^* E4 A# \4 e
8 C8 D$ d, ^" c3 Z1 M
4 E' W/ D: `# ~( @$ T; H
作者:
石二
时间:
2025-3-7 17:35
免费注册,注册就得50元
欢迎光临 EDA365电子论坛网 (https://bbs.eda365.com/)
Powered by Discuz! X3.2