EDA365电子论坛网
标题:
封装电路板Q3D参数提取电容过大怎么办
[打印本页]
作者:
tencome
时间:
2024-8-3 15:55
标题:
封装电路板Q3D参数提取电容过大怎么办
两根走线都是4000um左右,线宽线距都是30um。
3 K- E8 p. ~. P( a
一个是直线,两边都是包地,旁边还额外打了2个对地孔, 第二层跨了5个电源和地平面。
* G4 {, q$ c. c7 \2 B i! P, d( @
一个是弧线,两边也是包地,旁边没有对地孔, 第二层跨了3个电源和地平面。
2 _$ n6 C( N }* N
, q- n% b/ Y4 H }6 b# y+ f# K
9 V) F2 O% R+ m6 c% j1 P% v+ `
为什么仿真出来直线的电容 0.8(自容)大于弧线 0.6 (单位好像是pF)? 怎么减小电容?
. ]5 }/ A1 m0 Z8 ~
% J$ _4 I/ O8 r; V! G
9 s; V+ Y7 e% ^2 ]0 @/ h
作者:
Getaway
时间:
2024-8-6 10:54
通过综合考虑布局、材料、屏蔽技术和仿真优化,可以解决封装电路板Q3D参数提取中电容过大的问题
欢迎光临 EDA365电子论坛网 (https://bbs.eda365.com/)
Powered by Discuz! X3.2