EDA365电子论坛网
标题:
封装电路板Q3D参数提取电容过大怎么办
[打印本页]
作者:
tencome
时间:
2024-8-3 15:55
标题:
封装电路板Q3D参数提取电容过大怎么办
两根走线都是4000um左右,线宽线距都是30um。
$ H$ p! f$ B: T$ U W0 f. r9 o, R
一个是直线,两边都是包地,旁边还额外打了2个对地孔, 第二层跨了5个电源和地平面。
0 ~2 C6 c' Y4 |1 R% E
一个是弧线,两边也是包地,旁边没有对地孔, 第二层跨了3个电源和地平面。
9 {9 ]1 w/ q) A5 P( u' W5 S
% n+ m; u' }4 f# H8 b8 o4 e* X
4 @5 L8 v# B/ J+ b
为什么仿真出来直线的电容 0.8(自容)大于弧线 0.6 (单位好像是pF)? 怎么减小电容?
, Y/ g n, G1 A& G; O
4 w8 c. r6 r3 y. f L& c# c
) T7 p2 o# z' [+ O# K
作者:
Getaway
时间:
2024-8-6 10:54
通过综合考虑布局、材料、屏蔽技术和仿真优化,可以解决封装电路板Q3D参数提取中电容过大的问题
欢迎光临 EDA365电子论坛网 (https://bbs.eda365.com/)
Powered by Discuz! X3.2