EDA365电子论坛网

标题: 电源大电感下方能走线吗? [打印本页]

作者: cindy0924    时间: 2012-8-15 11:03
标题: 电源大电感下方能走线吗?
电源大电感下方能走线吗?我一直觉得那里是强磁场,会对下方信号有影响,而且下方没有地,那电源本身也有影响。
0 l: X' B! R- u/ R2 \& T7 a' L$ ?& J- g: O. n7 A3 _% M* U6 }! A
但我看到很多板子都走了线的。
作者: rose_333    时间: 2012-8-15 14:03
嘿嘿,我还看有人在晶体下方走呢。怕是他们对EMC没有要求吧。
作者: cindy0924    时间: 2012-8-16 10:08
rose_333 发表于 2012-8-15 14:03 , B- P8 n" m# \
嘿嘿,我还看有人在晶体下方走呢。怕是他们对EMC没有要求吧。

* R) y. x  A8 ~6 N晶体下方走线倒不多,但电感下方走线真是我看到所有板子都是这样的。所以我困惑了。
  B* l% d6 M% N8 _& v% T你能讲讲原理吗?
作者: qingkong0709    时间: 2012-8-18 23:48
看走什么样的信号线,如果是非重要的信号线,判断电平很高,如3.3V 的逻辑信号,影响不是很大。如果是DDR,CLK,高速串行信号,那影响就大了。功率MOSFET和电感,产生的串扰大于大约在500mv,下方走线,自己去衡量重要性吧
作者: Christhenghao    时间: 2012-8-18 23:53
电感下面尽量不要走线,干扰会很大,如果就是普通的数字电路无所谓,高速了就要慎重了
作者: happjsh    时间: 2012-8-27 11:08
尽量少在走线+ w9 u" B" l* S! x! J- S
实在没地方走线+ Y, ]9 @- R) z
也只是在那里走不是关键的线
作者: joneyoung    时间: 2012-9-7 17:18
最好不要走线,不管是低速还是高速。产生的干扰会影响稳定性。
作者: WZS_PCB    时间: 2012-9-11 22:35
同样困惑,如果电感下方已有地平面屏蔽,那么还是不允许么。期待高手解答。
作者: Gionee    时间: 2012-9-18 17:04
不能走线
作者: yejialu    时间: 2012-9-21 15:36
回8楼,电感下方已有地平面屏蔽的时候干扰会减小,但是电磁场会穿透地平面的。所以会干扰到所有位于其下的信号
作者: redeveryday    时间: 2012-9-21 16:30
可以偷偷的走几根但不要太贪心啊。
作者: xianzhaoyun    时间: 2013-3-2 12:50
可以走一点低速的线路
作者: jch120610661    时间: 2013-3-5 20:55
一般晶振,mos管,power转换区都不走线的
作者: freezing616    时间: 2013-3-7 20:44
不能走线,潜在很大的风险。
作者: wwzsxcq    时间: 2013-3-7 20:59
尽量别走吧




欢迎光临 EDA365电子论坛网 (https://bbs.eda365.com/) Powered by Discuz! X3.2