EDA365电子论坛网

标题: DDR仿真频率用内部时钟频率还是总线时钟频率 [打印本页]

作者: tencome    时间: 2024-1-28 10:17
标题: DDR仿真频率用内部时钟频率还是总线时钟频率
请教一下大神, DDR有2个频率, 一个内部时钟频率, 一个是总线时钟频率。 9 d- n, x, M7 i& f- ~
: Z# c! _1 C. x5 G! x
1.  实际跑SI  RLC仿真的时候应该用哪个频率去仿真比较符合实际要求 ?  
* U! G4 v" R' z' p* B2.  hfss 一般按照“问题1  频率”的3倍还是5倍去仿真比较合理 ?' X. B* o! k& V" `+ j
2.  内部时钟频率为什么这么多年都提不起来?  IC内部有什么结构限制了么?5 d1 Z1 b) z+ F+ L  M

( `  l* @. J( s! ]+ L, u% J- V8 A: p' U7 T! S3 y4 ~
Internal Rate: SDRAM内部时钟频率MHz
# ^. U7 r: ^; ?) iDDR1 SDRAM内部时钟频率=100-200MHz
& Q' L1 j" Y' P4 R) I9 }9 VDDR2 SDRAM内部时钟频率=100-266.67MHz
( x' E( |+ [( z! Q9 V6 nDDR3 SDRAM内部时钟频率=100-266.67MHz% r4 E# H4 T, d1 }: h. c7 \
DDR4 SDRAM内部时钟频率=133.33-266.67MHz0 H- I  a  E, d; o0 [3 n+ F! `
7 o  h7 U1 j+ l% I; f
I/O Bus Clock: 总线时钟频率MHz. T4 V% n+ @3 R$ [" {: V' o
DDR1总线时钟频率=1DDR1 SDRAM内部时钟频率=100-200MHz  k, N3 Z+ R8 [: R9 W. S
DDR2总线时钟频率=2
DDR2 SDRAM内部时钟频率=200-533.33MHz
: l$ a& B0 z  x+ R) H, QDDR3总线时钟频率=4DDR3 SDRAM内部时钟频率=400-1066.67MHz
. \3 G; |: Z' \8 fDDR4总线时钟频率=8
DDR4 SDRAM内部时钟频率=1066.67-2133.33MHz) z# T6 |6 H3 I1 p1 n

; g( d7 [5 }( |0 e  |/ GTransfer Rate: 传输速率MT/s, 也即内存等效频率, 同时也是大众所熟知的频率, 如DDR4-3200
+ T0 R# t8 ]5 kDDR1传输速率=2DDR1 SDRAM内部时钟频率=200-400MT/s
6 i% }" `% A) M  C3 ^) BDDR2传输速率=4
DDR2 SDRAM内部时钟频率=400-1066.67MT/s, J- k0 }8 d* |
DDR3传输速率=8DDR3 SDRAM内部时钟频率=800-2133.33MT/s( B: }$ \$ v1 j2 z+ c! k
DDR4传输速率=16
DDR4 SDRAM内部时钟频率=2133.33-4266.67MT/s
& H2 I( Q  W: x2 @6 t  i. k" R& h$ n/ K8 v( @" B
& c6 L. j. A- _$ e) ?" B
2 z+ x! L/ v6 {2 I# S

作者: awnatech    时间: 2024-1-29 09:16
对于SI仿真,通常使用总线时钟频率。这是因为SI仿真主要关注的是信号在PCB板上的传输以及与连接器、电缆等外部元件的交互。总线时钟频率是DDR与主板通讯的频率,因此使用这个频率能更好地模拟信号在实际PCB板上的行为。




欢迎光临 EDA365电子论坛网 (https://bbs.eda365.com/) Powered by Discuz! X3.2