EDA365电子论坛网
标题:
不符合芯片输入特性的晶振竟然能驱动芯片
[打印本页]
作者:
一只小鱼儿
时间:
2024-1-9 14:18
标题:
不符合芯片输入特性的晶振竟然能驱动芯片
一个时钟缓冲芯片,手册上写支持LVCMOS和LVTTL输入,时钟的VIH为2V-3.3V,VIL为-0.3V-1.3V,但是输入Vp-p值为0.6V的clipped sine波形,芯片竟然能正常输出。很是奇怪,哪位大神能给解释一下原因吗?
作者:
Quiescent_521
时间:
2024-1-10 11:28
芯片手册上有典型电路图,照着接就没有问题
作者:
超級狗
时间:
2024-1-10 14:54
芯片這些數值,不是只有動或不動的關係。有時候是表示在這個工作條件下,保證它能符合上面敘述的所有特性。
* @2 F- G& ?) C9 _/ O8 T
8 Q' T0 V% E" H& h5 f4 j
樓主這樣接雖然能動,但是否 Jitter、Phase Noise......都達標了,這些都需要考慮!
4 D. f+ ]2 ]+ I9 N- i J( w
( A* B0 d+ t1 X c+ Y/ j
: |- q4 J9 n( V1 B2 `
作者:
guchenglihua
时间:
2024-1-11 10:36
我跟说下我之前项目遇到的一个情况,我之前用示波器直接测试一个芯片的晶振信号,发现晶振信号很小以为有问题,但放开示波器探头后又能正常工作,其实这就是测试工具的寄生参数影响来原来电路的振荡。不知道你遇到的是同样的问题,如果是那么可以从你测试工具下手,只要把测试工具带来影响降到最小才能给到准确的测试值。
作者:
Dc202401028a
时间:
2024-1-18 10:53
看看看能呢
欢迎光临 EDA365电子论坛网 (https://bbs.eda365.com/)
Powered by Discuz! X3.2