EDA365电子论坛网

标题: PADS9.4.1如何实现DDR2串联匹配电阻也能实现等长设计?? [打印本页]

作者: hunhunzi    时间: 2012-7-20 22:18
标题: PADS9.4.1如何实现DDR2串联匹配电阻也能实现等长设计??
据说PADS9.4.1加入了最新的功能“Associated Nets”功能,可以实现Allegro那样,可以跨越串联的元件计算走线长度。
+ z0 ?0 f. }- h/ G
2 m' g3 k- ~1 v; w' K( Z这样,DDR上串联匹配电阻之后,同样可以让软件去实现等长计算,而不是靠自己去计算。
7 l& p! K2 V% O2 N
7 y! X, P9 V/ B7 F. _看了半天“Associated Nets”的英文文档,没弄懂具体怎么去操作。
9 Z. a, O+ I% v) b1 P$ L2 R0 ?+ `3 ~' Z2 u; k
请教大虾们了.) |! Y' E& M7 b, z

: J/ W% D  V8 A+ z1 A{:soso_e100:}
作者: jasonwzh    时间: 2012-7-21 11:34
把匹配电阻的RfDes头加进去,比方说R,加在最下面Resistor那里,然后再去Designrule那里设置等长数据就可以了
作者: jasonwzh    时间: 2012-7-21 11:41
如图

ScreenShot019.jpg (29.34 KB, 下载次数: 6)

ScreenShot019.jpg

ScreenShot020.jpg (69.14 KB, 下载次数: 2)

ScreenShot020.jpg

作者: xiaoyilong2010    时间: 2012-7-23 17:19
不知使用排阻的也能实现吗
作者: hunhunzi    时间: 2012-8-4 02:04
多谢回复!; f# u3 {; D! E1 m6 _. i

0 y, h5 e5 o9 }5 r% h如果使用排阻无法实现这个功能,那PADS这项改进没有太多意义。7 |" l, u8 @; Z. C2 `7 j. M

  \& V8 Y) a, b- N0 d0 S$ C8 V现在的DDR几乎都是用排阻的,谁还用单个电阻啊。' s; }4 Q4 s; z% Q& ~

4 I$ M/ m- K: g1 L; X, m; k# f哎,PADS的功能改进,总是慢得像蜗牛一样!
; Q; G. N7 X+ k" u+ i( u
2 g; ^1 w/ l/ }# O( r这几年来,几乎只看到他们修正BUG,看来,软件上的BUG已经够他们折腾几年的了。
作者: allenxie    时间: 2012-9-25 10:35
正在找这方面的资料
作者: 刘强    时间: 2012-11-12 16:02
好像不是吧,用排阻会影响DDR性能。建议一般都不用排阻的。
; A, X: X0 R1 D  ]! L' f+ ?0 F
作者: dzwinner    时间: 2012-11-12 17:09
关于排阻的问题很好解决,直接用分散的电阻,并排布局,最后调整好后再换成排阻就是了!




欢迎光临 EDA365电子论坛网 (https://bbs.eda365.com/) Powered by Discuz! X3.2