EDA365电子论坛网

标题: Jimmy培训[第六期]高速PCB设计之-BGA,DDR篇最终文件交流 [打印本页]

作者: dqd7411    时间: 2012-6-27 19:59
标题: Jimmy培训[第六期]高速PCB设计之-BGA,DDR篇最终文件交流
本帖最后由 dqd7411 于 2012-6-28 10:19 编辑
( Z" r9 \# `5 _$ D# d, o3 ~% f$ B3 R+ f3 G
根据Jimmy培训[第六期]高速PCB设计之-BGA,DDR篇中提供的附件,完成了最终的布线。欢迎大家指点和交流。目前我任然觉得有优化的空间。
. S0 o) p6 q( n7 V# f附件如下:
" ^- \- l( Y/ @+ Y

DDR2-final.zip

158.87 KB, 下载次数: 838, 下载积分: 威望 -5

Jimmy培训[第六期]高速PCB设计之-BGA,DDR篇最终完成文件Jimmy培训[第六期]高速PCB设计之-BGA,DDR篇最终完成 ...


作者: dqd7411    时间: 2012-6-27 20:01
一楼补一张图片上去. W& T' e3 x" G1 q* O2 g

DDR2.jpg (60.9 KB, 下载次数: 45)

DDR2 layout

DDR2 layout

作者: Aubrey    时间: 2012-6-28 09:28
能把PDF附件上传上来么? 没参加啊 想对着看看。
作者: jimmy    时间: 2012-6-28 09:48
差分时钟跑哪里去了?
作者: dqd7411    时间: 2012-6-28 10:18
jimmy 发表于 2012-6-28 09:48 / g. y- u# W5 \! x
差分时钟跑哪里去了?

6 ~, I9 t# \8 M& D差分时钟在的,在中间,不过这个芯片差分时钟的焊盘离的实在是够远的,单根时钟绕线,估计效果不怎好,耦合肯定会变的比较差劲
作者: tsl1127    时间: 2012-6-28 10:53
.pcb格式用什么打开?
作者: dqd7411    时间: 2012-6-28 11:39
tsl1127 发表于 2012-6-28 10:53 1 C; |( n3 {# X  K3 B
.pcb格式用什么打开?
& d' q( B$ t% E) y$ h  _
PADS
作者: cz0924    时间: 2012-6-28 13:34
jimmy 发表于 2012-6-28 09:48
2 J6 S: j/ n2 j8 q0 c4 N差分时钟跑哪里去了?
: ~, I, k# y. u% L
Jimmy能不能把你的培训资料上传下啊   不在深圳没法到现场交流啊   还有,有没有你的培训视频  放上来交流下
作者: z666666d    时间: 2012-6-28 21:21
学习
作者: enpw2    时间: 2012-6-29 00:23
Thank a lot
作者: lap    时间: 2012-6-29 08:13
这个要顶
作者: sunnytemp    时间: 2012-7-3 14:55
偶版本太低打不开
作者: 可乐    时间: 2012-7-3 16:54

作者: lwf19861111    时间: 2012-7-3 21:03
也版本低。。。。2005的9 c1 Y: {& g2 q% }5 V( `

作者: icebluexiong    时间: 2012-7-7 22:16
学些
作者: icebluexiong    时间: 2012-7-7 22:17
学习下  谢谢分享
作者: icebluexiong    时间: 2012-7-7 22:44
学习中
作者: weihuaping118    时间: 2012-7-11 22:40
这是什么意思啊
作者: xiaoqy    时间: 2012-7-11 22:54
DDR离主IC怎么这么远啊
作者: xiaoqy    时间: 2012-7-11 23:00
绕线间距太小啦,怎么也得三倍线宽吧,CLK线也没有差分绕线呢
; o  d( c4 {; U1 K4 t( v9 U1 N9 |DATA线最好不要和控制线地址线窜在一起
作者: 天下小兵    时间: 2012-7-12 08:53
同意楼上,不过一般走2倍间距,3倍太占空间,还有点,蛇形线不是说要尽量绕大弯么
作者: dqd7411    时间: 2012-7-13 15:08
xiaoqy 发表于 2012-7-11 23:00
- L- `4 t! d# A) G: a0 x3 J5 S绕线间距太小啦,怎么也得三倍线宽吧,CLK线也没有差分绕线呢
' J7 ?9 w) `" O- t& @- S% ZDATA线最好不要和控制线地址线窜在一起

  D( M8 ^3 h$ R* X+ \9 d两倍线宽也是没有问题的。版主给出的这个芯片有点特殊,差分时钟BGA焊盘离的比较远,如果使用差分对绕线方式绕线,始终是不能等长的。那么必须有一跟线要单独绕。
% ^, s; c$ A1 Z' L* ^其次,地址线、控制线和数据线是否缠在一起,取决于BGA的扇出情况。你可以花时间按照你的思路试着扇出一下,上传上来交流。
作者: dqd7411    时间: 2012-7-13 15:12
天下小兵 发表于 2012-7-12 08:53 & d$ v( _. Y4 P7 f" x3 a4 |
同意楼上,不过一般走2倍间距,3倍太占空间,还有点,蛇形线不是说要尽量绕大弯么

) G# ?9 W4 Y5 y) p# {8 q你的依据是什么?
作者: chuxuepcb    时间: 2012-7-20 15:37
怎么打不开呢?
作者: fuguoding    时间: 2012-7-20 17:35
谢谢分享!!!!!
作者: purnedy    时间: 2012-7-23 11:54
学习一下
作者: feir_525    时间: 2013-6-8 18:32
多谢分享, O. Y' l& e' \; ^" V9 X/ S5 U- E" I

作者: monica9803    时间: 2013-6-14 13:53

作者: sp507    时间: 2013-6-15 11:21
看看~~
作者: shiling416    时间: 2013-6-15 15:38
谢谢分享,
作者: myq001314    时间: 2013-6-17 12:45
同组的数据线不是走在同一层更好吗?
作者: qianqianxiao    时间: 2013-6-17 12:50
线怎么是波浪的?怎么设置的?大师
作者: 多宝258    时间: 2013-8-6 10:14
jimmy 发表于 2012-6-28 09:48 & l/ B; `7 P1 m4 B5 O; b- G# U
* R& [: l' @6 l0 Y差分时钟跑哪里去了?
" D- P+ h/ t$ H& x& O- i. k1 J! L# t  v/ l. A/ O- rJimmy能不能把你的培训资料上传下啊   不在深圳没法到现场交流啊   还有,有没有你的培训视频  放上来交流下 & q) Q) t* ~! t( [1 X; \

作者: jinbo    时间: 2013-11-11 02:30
呵呵 挺好的 不错啦
作者: luntan12    时间: 2015-6-11 17:31
珍贵的资料,多谢了
作者: jimmy    时间: 2015-6-15 10:38
cz0924 发表于 2012-6-28 13:34% f# Z; A" ~5 s2 |5 g
Jimmy能不能把你的培训资料上传下啊   不在深圳没法到现场交流啊   还有,有没有你的培训视频  放上来交 ...
1 Q( Q1 l9 f& m+ a& _* k' L7 g
PADS资料区可以下载的。
0 k. C) V4 C) p3 O1 y
作者: 3215109    时间: 2015-6-15 13:16
先感谢楼主了。。
作者: layout小二    时间: 2015-6-15 13:40
晕楼主这个布局走线会让很多新手误入歧途那
作者: 秋天、    时间: 2015-6-18 12:07
来学习下!!




欢迎光临 EDA365电子论坛网 (https://bbs.eda365.com/) Powered by Discuz! X3.2