EDA365电子论坛网

标题: 解决辐射问题:退耦电容的原理及应用?|深圳比创达EMC(上) [打印本页]

作者: 深圳比创达EMC    时间: 2023-8-25 11:21
标题: 解决辐射问题:退耦电容的原理及应用?|深圳比创达EMC(上)
本帖最后由 Heaven_1 于 2023-8-25 17:06 编辑 , W: m7 A1 ~8 ?( l" k

- }* N$ J! H! k0 S1 }. K; T
解决辐射问题:退耦电容的原理及应用?相信不少人是有疑问的,今天深圳市比创达电子科技有限公司就跟大家解答一下!
在比创达每年3000+的整改案例中,便携式消费电子类产品如蓝牙音箱产品、录音笔类产品,多次出现时钟类窄带辐射与PCB布线中的电源走线强相关,甚至出现传导发射测试中因时钟干扰导致测试不过的情况;这类问题就涉及到了电源去耦的问题,结合实际整改经验和理论分析,比创达工程师总结了去耦电容的相关原理及应用注意事项,现分享如下:
解决辐射问题:退耦电容的原理及应用?接下来就跟着深圳比创达EMC小编一起来看下吧!
) a- I: k1 a; z" h+ G4 ^  N

5 S2 m8 n$ g. r" e' s
比创达整改实例
如图1所示,某蓝牙音响产品的RE测试中,在高频段400MHz ~ 900MHz存在一系列窄带干扰,部分频点还超标了(813MHz超标0.77dB):
! z/ g4 v3 b: ^7 L! k5 k
" {8 I: l' r6 r& U( y3 S
图1 某音响产品RE测试超标数据
经过定位,此系列窄带干扰来自主芯片的时钟;同时定位过程中发现:主芯片的供电是主电源通过一根总长约10cm的走线提供(如图2中黄色虚线示意),且芯片的 Vcc引脚并未就近加相关的去耦措施;所以时钟干扰信号有可能耦合到芯片的电源网络、并通过长走线及外部线缆向外辐射。
, D! e; C7 F% e7 Q

1 c( x" z4 O0 Z  H: @
图2 整改措施
如图2,最终的整改措施包括:
⑴ 主芯片Vcc引脚就近增加0.1uF去耦电容
⑵ 芯片时钟网络串入滤波器(BTREF1005A015R221,如图3)
⑶ 电源长走线每隔1000mil左右对地增加一颗0.1uF去耦电容
' A" S/ M1 g8 K+ b

, `7 s9 Z& V0 x+ k4 G5 r% E- B
图3 滤波器BTREF1005A015R221的原理图和阻抗曲线
(BTREF1005A015R221这类LRC滤波器属比创达自研产品,对高频干扰尤其是窄带类干扰有很好的滤波效果,在多领域产品中广泛应用。)
如图4,经过整改,高频段的窄带干扰明显被抑制,整体余量5.5dB+;原超标的频点813MHz直接被滤除,相当于从原来的47.7dBuV/m被削减到30dBuV/m以下(降低17.7dB+),根据上一期的文章“一文读懂EMC“中的dB定义可知,此频点的辐射强度被降低近8倍。
) v% T1 Z2 {1 K4 A5 \7 L- M. P

, C/ B! g7 H9 X7 z* v* u' K
图4 整改后RE测试数据
综上所述,相信通过本文的描述,各位对解决辐射问题:退耦电容的原理及应用都有一定了解了吧,有疑问和有不懂的想了解可以随时咨询深圳比创达这边。今天就先说到这,下次给各位讲解些别的内容,咱们下回见啦!也可以关注我司公众平台账号:深圳比创达EMC!
) y  D  X6 ~4 J. b1 o# j3 s% d6 Y

- ^% x' N7 Y; D  }" W" U; I# t( D2 P: e

作者: ybing12    时间: 2023-8-25 17:09
射频的辐射和反射很难处理
作者: S_PCB设计师    时间: 2023-8-25 17:25
EMC需要规划好几个点应该比较好处理




欢迎光临 EDA365电子论坛网 (https://bbs.eda365.com/) Powered by Discuz! X3.2