EDA365电子论坛网
标题:
请教关于阻抗匹配的问题
[打印本页]
作者:
zhejiang
时间:
2012-4-28 00:43
提示:
作者被禁止或删除 内容自动屏蔽
作者:
Xuxingfu
时间:
2012-4-28 08:46
本帖最后由 Xuxingfu 于 2012-4-28 08:52 编辑
# ?1 J z1 k+ Y9 }" ^! v5 E
3 [6 i. m/ R I6 C1 _
首先阻抗不匹配无处不在,碰到接头会有反射的,很多时候之所以忽略之,是因为反射很小,不会真正影响电路性能。
) l" {( @( r% e4 W6 E- u
7 p# W$ q# H0 L. X8 s* m; _/ m) ~2 x
当频率不高(3GHz以下)或功率很小,很多东西可以忽略,再者,接头等引起反射没有办法克服的!
作者:
tzljbj
时间:
2012-4-28 08:52
只能尽量减少,没办法消失。。
作者:
yejialu
时间:
2012-4-28 09:44
遇到电阻的时候,瞬时阻抗的值为电阻的值加上传输线的特性阻抗值。
作者:
zqlhit
时间:
2012-5-2 21:36
如果电阻离IC脚很近的话,就会反复反射,但由于太近所以感觉不到。但是远一些的话就会感觉到反射。ERIC的书上讲了的。我也用HYPERLYNX验证过。
作者:
zqlhit
时间:
2012-5-2 21:38
菊花链的拓扑结构就是利用这个原理。一个源N个接收器。中间采用桩线的方式,不会引起大的反射。
欢迎光临 EDA365电子论坛网 (https://bbs.eda365.com/)
Powered by Discuz! X3.2