一、前言
电子产品工作都离不开电源,随着电子行业的发展,电源DC-DC模块也日益朝着体积小、效率高、功率损耗小、开关频率变高的方向发展。
但是开关电源DC-DC模块的电磁干扰(EMI),一直都是电磁兼容(EMC)领域的一大常客,所以DC-DC模块的EMI噪声抑制必须引起重视,这样才是提高电子产品的性能和质量,使之顺利通过EMC标准认证。
今天就给大家分享一套DC-DC电源整改组合拳!
二、噪声产生的原因
三、抑制噪声的方法
通过对噪声产生的原因分析,可以总结出以下几点噪声抑制方法和对应的措施:
(1)优化噪声回流路径,减小回路面积:
a. 在输入输出端增加不同pF值的电容,高频电容应该靠近输入输出端放置;
b. 电容和IC放在同一层PCB;
c.电容地要和芯片地以最短的距离链接;
(2)抑制噪声在输入输出的路径上传导:在输入端加适当的磁珠进行隔离;在端口加共模电感滤波;
(3)削减开关频率的振铃幅度:在可接受的功率损耗范围内,在芯片SW脚和续流二极管之间加RC吸收电路;
(4)优化PCB布局,减小回路路径面积:续流二极管要紧贴芯片端;电感下端同一层掏空;
推荐PCB布板规划图
四、经典案例分享
接下来给大家分享一个电源模块EMC问题的经典案例,下图是一款产品的充电模块电路,该产品在充电模式下RE测试超标。
我们先看一下整改前测试的频谱图,如下图:
整改前测试数据
通过对波形的分析,很明显该波形是经典的开关频率引起的噪声超标;
接下来我们再来看该款产品的充电芯片布局情况,如下图:
图一 充电芯片PCB正面图
图二 充电芯片PCB背面图
通过对该电路的分析,其器件的运用和布局都还是比较合理的。但是这里最为明显且致命的问题就出在芯片的输入端,第一个PCB图中标红框的输入退藕电容的地是通过打过孔连接到PCB底层的地上,但是这个地却没有就近和芯片的地链接起来,而是给其他的走线给隔开了,所以噪声回到芯片地路径变长,回流路径变大,如图二。
整改措施:用一片铜箔将芯片地和输入地搭接起来,给噪声的回流提供更短路径,减小回流面积。
接下来让我们再来看整改后的测试频谱图:
整改后测试数据
噪声有明显的改善,并可以通过测试标准。
五、总结
电源噪声问题是EMC整改过程中一个绕不开的话题,今天以buck电路展开进行分享,其他模式的电源电路的分析也是依葫芦画瓢,EMC问题只有前期做好充足的规划,后期过认证的阶段才能少走弯路。
1 m/ b7 b, R7 K% K; m; s, Z

:D:D:D:D:D

:D:D| 欢迎光临 EDA365电子论坛网 (https://bbs.eda365.com/) | Powered by Discuz! X3.2 |