EDA365电子论坛网
标题:
环路面积大,为什么影响EMC,谁能给我解释下?
[打印本页]
作者:
lrene
时间:
2023-1-3 11:10
标题:
环路面积大,为什么影响EMC,谁能给我解释下?
环路面积大,为什么影响EMC,谁能给我解释下?
2 ]$ A, j+ @1 D# d7 l2 c
作者:
dream123
时间:
2023-1-3 13:11
对于电磁干扰来说,本质就是回流也即环路的问题,差模就不用说了,是环路,共模和大地又构成环路,
" K1 C( P$ s" }
所以减小电磁干扰就要避免形成大的环路。
作者:
replace
时间:
2023-1-3 13:16
可以想象下电流路径是一个圈,圈越大,辐射越大
作者:
li205212021
时间:
2023-1-3 13:25
环路跟覆铜对射频特别有影响,对EMC要求高的要尽量减少、剪短走线
7 j0 L5 Z; L& E/ Q
作者:
elephant_
时间:
2023-1-3 13:31
环路大 磁通量 然后有电流产生 。。。。。。。。。。。。
作者:
风车车等风
时间:
2023-1-3 16:40
EMC问题之一就是要减少回路电感。回路电感=信号路径自感+返回路径自感-2x它们之间的互感。(忽略其他线的串扰等外界因素)。解决办法就是增大互感,也就是信号和返回路径紧耦合
作者:
radioes8
时间:
2025-2-15 14:43
怎么理解这个环路?
欢迎光临 EDA365电子论坛网 (https://bbs.eda365.com/)
Powered by Discuz! X3.2