EDA365电子论坛网
标题: 在电路的EMC相关实验中,那电容的耐压值该怎么考虑呢? [打印本页]
作者: Nain 时间: 2022-12-15 16:19
标题: 在电路的EMC相关实验中,那电容的耐压值该怎么考虑呢?
在电路的EMC相关实验中,有一些电压脉冲的实验,那电容的耐压值该怎么考虑呢?9 d1 H4 G# w* d. x% E2 u
! f- I [. h U7 e8 x
9 w1 E5 K4 i- j* e该图为相关的电压脉冲实验,可以看到 12v的系统中,最高的US达到了-150V,那我们在选择输入滤波电容时要选耐压在150v以上的?4 h7 c: r M1 L; g; R
而实际情况中往往选用的是50V的耐压,而电解电容可能耐压选的就更低了,可能只选择35v的,这样不会造成滤波电容的损坏吗?
5 A! @& @, T+ `
/ U7 g$ h! a; h' p9 Q
# ?# P5 F9 x# _3 X8 B3 c
作者: unfaithful2021 时间: 2022-12-15 16:57
这个可能和脉冲的能量有关,类似静电,电压很高,其实能量很小,具体理论支撑就不晓得了,没有关注过
作者: I_believe 时间: 2022-12-15 17:02
电容是比较禁得住折腾的,禁不住的是半导体器件,尤其是MOS工艺的器件。
作者: duhe3hfu 时间: 2022-12-15 17:04
电容的耐压仅考虑正常工作下的极端情况,脉冲串测试的高压脉冲能量很小,跟供电根本不是一码事。
| 欢迎光临 EDA365电子论坛网 (https://bbs.eda365.com/) |
Powered by Discuz! X3.2 |