EDA365电子论坛网

标题: 电路中有高速逻辑器件时,最大布线长度为多大? [打印本页]

作者: CRAZY_argentina    时间: 2022-12-14 10:35
标题: 电路中有高速逻辑器件时,最大布线长度为多大?
电路中有高速逻辑器件时,最大布线长度为多大?9 M  P: X$ \3 Q$ C

作者: Terran    时间: 2022-12-14 11:19
布线不怕长,就怕不对称或者有比较大的差,这样容易因为时延造成错误的逻辑。
作者: dzkcool    时间: 2022-12-14 13:15
信号延时超过1/6波长时,要按传输线对待,采取控阻抗、防干扰等措施;超过10inch时,要关注插入损耗
作者: niubility    时间: 2022-12-14 13:37
高速PCB设计的流程
: ]/ F, R5 D% h2 Q2 G4 _' p0 J    元件布局——〉前仿真——〉布线——〉后仿真——〉出CAM文件2 X# u" ~# j9 r1 T8 E% M
其他不多说了,就解释下前仿真和后仿真。前仿真就是在器件IBIS模型、网络拓扑结构和器件分布的基础上做的对PCB可实现性仿真。后仿真就是在板子走线已经成型之后,对布线结果进行验证而作的仿真。
作者: yorkwoo    时间: 2022-12-14 17:03
先看看器件Layout Guide或者Checklist里有没有相关说明




欢迎光临 EDA365电子论坛网 (https://bbs.eda365.com/) Powered by Discuz! X3.2