EDA365电子论坛网

标题: 解析STM32的时钟树 [打印本页]

作者: big_gun    时间: 2022-12-1 16:50
标题: 解析STM32的时钟树
对于广大初次接触STM32的读者朋友(甚至是初次接触ARM器件的读者朋友)来说,在熟悉了开发环境的使用之后,往往“栽倒”在同一个问题上。这问题有个关键字叫:时钟树。
         众所周知,微控制器(处理器)的运行必须要依赖周期性的时钟脉冲来驱动——往往由一个外部晶体振荡器提供时钟输入为始,最终转换为多个外部设备的周期性运作为末,这种时钟“能量”扩散流动的路径,犹如大树的养分通过主干流向各个分支,因此常称之为“时钟树”。在一些传统的低端8位单片机诸如51,AVR,PIC等单片机,其也具备自身的一个时钟树系统,但其中的绝大部分是不受用户控制的,亦即在单片机上电后,时钟树就固定在某种不可更改的状态(假设单片机处于正常工作的状态)。比如51单片机使用典型的12MHz晶振作为时钟源,则外设如IO口、定时器、串口等设备的驱动时钟速率便已经是固定的,用户无法将此时钟速率更改,除非更换晶振。
8 m, T+ s6 u. e- Q- j0 M7 I6 U

STM32时钟树.pdf

432.3 KB, 下载次数: 0, 下载积分: 威望 -5


作者: VIC56    时间: 2022-12-1 17:09
芯片中的时钟是如何获取以及如何供应给各个功能模块,一般有如下方法:
0 ^2 U, e0 k; Z/ A1 L# Y0 _7 i
$ d. {6 @* j6 o  L5 k+ `    外部直接输入时钟信号0 b$ O% X& {. L: C. d9 l* p8 b# l
    这种情况比较少见。由于SOC系统中不同功能模块工作的频率不一样,因此从外部直接拉时钟信号进芯片,不具备可行性。对于某些特别简单的ASIC芯片,可能有机会用到这种方案。; _0 s4 w, f( M) j) t, ]* p& L: R
* b0 t+ R) T0 l
    外部晶振+内部时钟发生器1 S6 K& z7 {, y3 I; [& L8 A* Z
    这种方案是从外部晶振引入 IO,与内部时钟发生器产生一个24MHz时钟信号,然后供给各种功能模块。! |2 I" q) f. X7 x- H  P* n3 X+ c
- S9 U& c5 c$ F& r7 ^6 b$ u- A
    外部晶振+内部时钟发生器+内部PLL产生高频时钟+内部分频器得到各种频率的时钟- W: C0 n% u, c/ e" G
    这种时钟获取方式是目前 SOC 芯片设计实现中普遍采用的时钟产生方案。这个方案的整体思路是先从晶振,时钟发生器产生一个24MHz信号,再经过 PLL 产生倍频时钟(高频时钟),最后再经过分频电路产生各种频点的时钟供给各个功能模块。
作者: ybing12    时间: 2022-12-2 09:33
这个看懂对程序很有帮助
0 s* V& L. S: q; a. G9 d这个图很容易看出每个外设最高的速率




欢迎光临 EDA365电子论坛网 (https://bbs.eda365.com/) Powered by Discuz! X3.2