EDA365电子论坛网

标题: SPI总线上串联电阻与串行端接 [打印本页]

作者: baojian510    时间: 2011-12-16 18:00
标题: SPI总线上串联电阻与串行端接
最近在进行ESD测试时发现,板子的SPI总线上耦合了静电,结果是把CPU打死了,去掉SPI总线上串联的电阻或增加电阻的阻值,无论怎么打ESD,都不会把CPU打死,SPI总线也应该没有问题,但现在的问题是,怎么滤掉SPI总线上耦合的静电呢?或者其他对SPI的防护措施?  把电阻加到1K左右,真的不可以吗? , ~& ^. p. }0 c; U
尝试过强制加上拉电阻,没有效果。ESD是水平耦合板和垂直耦合板测试!SPI总线是CPU引脚仿真的。
5 w; v9 Q* [7 p& @/ W+ O9 `5 a4 k% ^
6 Z- z: T" p5 [/ a" C
作者: 化二为一    时间: 2012-2-28 17:23
很古怪啊。串联电阻一般会提高抗ESD性能。  l" a* K0 D1 `# W4 O5 c; q





欢迎光临 EDA365电子论坛网 (https://bbs.eda365.com/) Powered by Discuz! X3.2