EDA365电子论坛网

标题: DDR地址线比数据线长可以吗? [打印本页]

作者: yaokainan    时间: 2011-11-27 23:42
标题: DDR地址线比数据线长可以吗?
在做一块DDR2的板子,地址线与控制线,向时钟线等长,数据线向DQS等长,但是时钟线比DQS大约长5MM,这样可以吗?
作者: burton0510    时间: 2011-11-28 11:07
貌似不可以吧,DQS是参考时钟线的···
作者: 雙魚Fei    时间: 2011-11-28 11:27
时钟线要短 也要看情况(延时) 肯定不会长过数据线!还是听听有经验的怎么讲吧!我也学习下!我的只是个人想法!如误人子弟,请批评指出!
作者: yujishen1211    时间: 2011-11-29 08:41
一般来说长度排布是dq、dqs《ads、cmd、control《clk,互相之间误差在200mil。
- ^( d) h, F  g* C$ E% q5 E: [dq、dqs、dm同组在-+25mil6 d3 Y9 K7 M/ a. E' _% F* {
ads、cmd、contro之间误差在-+50
作者: davidwangwf    时间: 2011-11-29 17:15
DQS yu DQ 保持等长
作者: willyeing    时间: 2011-11-30 20:47
DQS与时钟相差最多不能超过半周期的1/10,例如DDR2-800MHZ,半周期是1250ps,1/10=125PS,这相当一根22mm走线的距离。也就是不能超过2.2cm,才是安全的。
作者: willyeing    时间: 2011-11-30 20:48
我比较保守取得是1/20,这里就是11mm。
作者: 小郑    时间: 2011-12-1 12:21
啊哈哈,看看
作者: gavinhuang    时间: 2011-12-11 16:04
来学习学习。
作者: batti    时间: 2012-1-9 10:13
不可以吧,DQS是以时钟做为参考的,DQ以DQS做为参考的,其他的以时钟作为参考的
作者: dzwinner    时间: 2012-1-9 10:17
雙魚Fei 发表于 2011-11-28 11:27
" b4 |9 f  t, c8 v$ f9 S时钟线要短 也要看情况(延时) 肯定不会长过数据线!还是听听有经验的怎么讲吧!我也学习下!我的只是个人 ...
' _2 W. M/ S6 b# W9 r: R
这要看具体芯片的。一般的是时钟线》=地址线》=数据线   不过这个大于也不能超过1cm 一般在200mil为宜!
作者: cup    时间: 2012-3-22 11:37
DDR2的数据线或者地址线 有绝对长度控制吗?




欢迎光临 EDA365电子论坛网 (https://bbs.eda365.com/) Powered by Discuz! X3.2