EDA365电子论坛网
标题: 反向器 [打印本页]
作者: Nain 时间: 2022-8-15 15:25
标题: 反向器
请教一下反相器输入和输出之间串电阻是什么用法?输入信号是100MHz正弦波。; { s$ b% {5 [) d$ ?& _& g: A
4 |9 |! G/ |: `: k" s( g
作者: peerless2021 时间: 2022-8-15 16:18
把电原理图画出来吧。谁能知道你的 “输入和输出之间串电阻” 串到哪里去了?
作者: hfiwioq 时间: 2022-8-15 16:18
反相器输出端与输入端之间联接电阻,构成负反馈放大器。该电路增益大致上等于R3除以信号源内阻。
" P& x/ {9 J3 c! b该电路是四个反相器并联输出,可能是为了增加输出电流。但这样做有一定危险:各反相器参数有差异,A1A2两输入端电压相同,Y1Y2可能一个输出高电平一个输出低电平,Y1Y2又联接在一起,此时会造成两个反相器内部输出电路短路,使管子功耗大为增加。最好不要这样使用。
作者: whatever_ 时间: 2022-8-15 16:20
应该是负反馈吧,运放的输出端接到反向输入端一般是负反馈!比较常用。
作者: 超級狗 时间: 2022-8-19 07:56
本帖最后由 超級狗 于 2022-8-19 10:36 编辑 ! I& ]0 P. N5 g9 g' m: z
0 F1 o, ^2 U b; E1 r% ?! E$ x5 \, @
邏輯閘(Logic Gate)輸入和輸出端間接了反饋電阻(Feedback Resistor),能為邏輯閘(Logic Gate)特性以外,多提供一些輸入電壓的遲滯(Hysteresis)效果。% m0 V p8 B3 q' y7 e1 p4 H+ n" F/ M
3 |0 |% E, e$ Y A0 Q% s
多些遲滯(Hysteresis)能減少訊號毛刺(Glitch)的問題。這種作法,在施密特觸發(Schmitt Triger)邏輯閘(Logic Gate)不普及的年代,有不少人會這樣設計;施密特觸發(Schmitt Triger)邏輯閘(Logic Gate)普及之後,如果有人嫌遲滯(Hysteresis)效果不夠時,偶爾還是見到有人會這樣做。
2 `5 ^& ]* H/ Z+ `- f
這電路在一般情況下不會有問題,但遲滯(Hysteresis)的反面效果就是會讓反應變慢,在高速應用是不建議這樣做的。
; O4 p" |* C& k. N# }7 N
1 O L& K9 |( m8 ~4 f7 T) W. S
作者: 155351394 时间: 2022-8-19 08:09


:hug::hug::hug::hug:
作者: cheery60 时间: 2022-8-19 08:51
超級狗 发表于 2022-8-19 07:56
3 N3 {. @! t4 @5 {7 [邏輯閘(Logic Gate)輸入和輸出端間接了反饋電阻(Feedback Resistor),能為邏輯閘(Logic Gate)特性以 ...
1 U0 j: L6 C+ }' n* f
实力太雄厚了,受教了
| 欢迎光临 EDA365电子论坛网 (https://bbs.eda365.com/) |
Powered by Discuz! X3.2 |