EDA365电子论坛网

标题: 简单电路分析 [打印本页]

作者: chouqiu    时间: 2011-9-20 15:20
标题: 简单电路分析

% }. U9 _" v2 n0 y. u& m1 ` 这三个电路是什么电路  布局有什么要求
作者: jiangshouliang    时间: 2011-9-25 15:50
1 电源输入滤波
8 s7 c1 d' {! x4 |, R0 F2有源时钟电路* h' N' f% d2 C3 [2 t, n0 c6 `2 e
3继电器
作者: CDB0922    时间: 2011-9-26 17:48
1,电源线走线铜箔要宽,整机的电流要从这经过。注意大电解的地线处理,DC座的EMS等。
2 s6 I" m0 d% ?0 p6 c2,有源晶振的第三脚输出信号线最好包地。晶振下面不要走线,最好是地。! E6 X% b9 c4 j# X  O5 L) I. t* T
3,继电器远离主控IC或其它易受干拢的电路,D1,SW1等处最好并一个104的电容。
作者: dennis_chao    时间: 2011-9-29 15:42
楼上评得比较好。。
作者: gn165625076    时间: 2011-9-30 17:59
晶振的地是否需要和其它的地隔离?
作者: qiangqssong    时间: 2011-10-8 17:11
看看!!!
作者: hengychenw    时间: 2011-10-10 16:43
3楼正解
作者: willyeing    时间: 2011-10-11 13:35
gn165625076 发表于 2011-9-30 17:59
2 d  J# k0 d. a% C) D晶振的地是否需要和其它的地隔离?

( a8 O1 p6 o7 D) ]5 c/ ?2 Q% \% J. Y最好与要供给的芯片的地是一个整体,形成一个小系统。信号与地回流路径要同等看待。
作者: gn165625076    时间: 2011-10-11 21:51
本帖最后由 gn165625076 于 2011-10-11 22:00 编辑
1 Y$ R# c, l$ V! `! l  s) b" f* T& S4 }/ Y$ w: ^+ o) D) [, ?
时钟信号是一个噪声源,是否可以用一个隔离带,将其对地平面的影控制在一定范围内?并不是完全与公共地隔离,而是让时钟的地与芯片时钟输入引脚附近的地相连。
作者: 南海牧羊人    时间: 2011-10-14 17:39
3l是正解,100M晶振已经挺高了,注意模拟地和数字地的split,继另外电器和主控ic要隔离
作者: hblyj2009    时间: 2011-11-21 20:06
电源电路,注意布线要宽,放置在板子边缘。
  O* t7 n0 }, u6 o- \时钟电路,注意和其他模块的距离。7 s1 W! i" X0 j' v2 A
,继电器远离主控IC或其它易受干拢的电路,D1,SW1等处最好并一个104的电容。
作者: longcomeon    时间: 2011-11-25 10:34

作者: gcshyb    时间: 2012-2-22 10:22
学习咯
作者: jiangshouliang    时间: 2012-2-22 15:05
基本上都分析完全了 观望 观望 呵呵
作者: beihaifuyao    时间: 2012-2-27 22:04
这个 论坛很给力




欢迎光临 EDA365电子论坛网 (https://bbs.eda365.com/) Powered by Discuz! X3.2